-
公开(公告)号:CN110890420A
公开(公告)日:2020-03-17
申请号:CN201910160420.9
申请日:2019-03-04
Applicant: 东芝存储器株式会社
IPC: H01L29/417 , H01L29/423 , H01L29/78 , H01L21/28 , H01L21/336 , H01L27/11524 , H01L27/1157
Abstract: 实施方式涉及半导体装置及其制造方法。实施方式的半导体装置包含N型阱区、第一栅极电极、第一半导体、以及第一接触件。N型阱区包含两个P型杂质扩散区域。第一栅极电极(52)隔着栅极绝缘膜(50)设于两个P型杂质扩散区域间的N型阱区的上方。第一半导体是在P型杂质扩散区域上设为柱状的单晶的半导体。第一接触件设于第一半导体上,且包含含有P型杂质的多晶的第二半导体。
-
公开(公告)号:CN110890378A
公开(公告)日:2020-03-17
申请号:CN201910159643.3
申请日:2019-03-04
Applicant: 东芝存储器株式会社
IPC: H01L27/1157 , H01L27/11578
Abstract: 实施方式的半导体装置包括N型阱区域、第1栅极电极、外延层和第1接触件。N型阱区域包括2个P型杂质扩散区域。第1栅极电极经由栅极绝缘膜设置在2个P型杂质扩散区域间的N型阱区域的上方。外延层以柱状设置在2个P型杂质扩散区域各自之上。外延层包括含有P型杂质的第1半导体层。第1接触件设置在外延层的第1半导体层上。
-