-
公开(公告)号:CN100524669C
公开(公告)日:2009-08-05
申请号:CN200610089954.X
申请日:2003-03-14
Applicant: 富士通微电子株式会社
CPC classification number: H01L24/97 , H01L2221/68345 , H01L2224/16 , H01L2224/97 , H01L2924/01004 , H01L2924/01005 , H01L2924/01006 , H01L2924/01011 , H01L2924/01029 , H01L2924/01033 , H01L2924/01047 , H01L2924/01072 , H01L2924/01078 , H01L2924/01079 , H01L2924/01082 , H01L2924/01084 , H01L2924/09701 , H01L2924/10253 , H01L2924/15787 , H01L2924/181 , H01L2924/18161 , H01L2924/19041 , H01L2224/81 , H01L2924/00
Abstract: 本发明公开了一种半导体器件及其制造方法,所述方法包括以下步骤:a.在硅衬底上形成金属薄膜层;b.通过在所述金属薄膜层上的多个水平面中形成导电层和绝缘层来形成薄膜多层衬底;c.通过粘合部件将支撑部件贴在所述薄膜多层衬底上;d.除去所述硅衬底和所述金属薄膜层;e.将所述薄膜多层衬底连同所述支撑部件一起个体化;f.将所述薄膜多层衬底安装在封装衬底上并且将所述薄膜多层衬底固定在所述封装衬底上;g.降低所述粘合部件的粘附性,从所述薄膜多层衬底上剥离所述支撑部件和所述粘合部件;以及h.将至少一个半导体芯片安装在所述薄膜多层衬底上。