-
公开(公告)号:CN100377060C
公开(公告)日:2008-03-26
申请号:CN200510058954.9
申请日:2005-03-25
Applicant: 富士通株式会社
CPC classification number: G06F12/0804 , G06F11/1666 , G06F11/20 , G06F11/2082 , G06F11/2087 , G06F12/0866
Abstract: 盘阵列装置、数据恢复方法。通过盘阵列控制单元将主磁盘和复制主磁盘中的数据的副磁盘与主计算机相连。盘阵列控制单元包括多个中央管理单元。各中央管理单元包括用于写入所存取的数据的高速缓冲存储器和基于所接收的命令来执行处理的命令处理执行单元。各中央管理单元执行的处理包括:当存储在主磁盘中的数据存在错误而存储在副磁盘中的数据正常时,判定恢复处理是必要的,该恢复处理进行如下的处理:在与主计算机的输入/输出处理完成之后,将写入高速缓冲存储器中的数据复制到其它中央管理单元的高速缓冲存储器中,并且将写入高速缓冲存储器中的数据回写入主磁盘和副磁盘。
-
公开(公告)号:CN100472422C
公开(公告)日:2009-03-25
申请号:CN200410094175.X
申请日:2004-12-17
Applicant: 富士通株式会社
Abstract: 本发明提供具有双重写入功能的装置和存储控制装置。利用本发明,通过单个的地址指定,以较高的速度在高速缓冲存储器中执行数据的双重写入,以改善处理性能。在本发明中,主机接口模块(20)产生用于指定两个写入目标的寻址信息,桥接模块(40)基于该寻址信息产生高速缓冲存储器(31)的两个传送地址和写入地址,以便待写入数据被传送到对应于该两个传送地址的该两个管理模块(30)中,而写在管理模块(30)的高速缓冲存储器(31)的写入地址处。
-
公开(公告)号:CN1790248A
公开(公告)日:2006-06-21
申请号:CN200410094175.X
申请日:2004-12-17
Applicant: 富士通株式会社
Abstract: 本发明提供具有双重写入功能的装置和存储控制装置。利用本发明,通过单个的地址指定,以较高的速度在高速缓冲存储器中执行数据的双重写入,以改善处理性能。在本发明中,主机接口模块(20)产生用于指定两个写入目标的寻址信息,桥接模块(40)基于该寻址信息产生高速缓冲存储器(31)的两个传送到地址和写入地址,以便待写入数据被传送到对应于该两个传送到地址的该两个管理模块(30)中,而写在管理模块(30)的高速缓冲存储器(31)的写入地址处。
-
公开(公告)号:CN1773443A
公开(公告)日:2006-05-17
申请号:CN200510058954.9
申请日:2005-03-25
Applicant: 富士通株式会社
CPC classification number: G06F12/0804 , G06F11/1666 , G06F11/20 , G06F11/2082 , G06F11/2087 , G06F12/0866
Abstract: 盘阵列装置、数据恢复方法和计算机产品。通过盘阵列控制单元将主磁盘和复制主磁盘中的数据的副磁盘与主计算机相连。盘阵列控制单元包括多个中央管理单元。各中央管理单元包括用于写入所存取的数据的高速缓冲存储器和基于所接收的命令来执行处理的命令处理执行单元。各中央管理单元执行的处理包括:当存储在主磁盘中的数据存在错误而存储在副磁盘中的数据正常时,判定恢复处理是必要的,该恢复处理进行如下的处理:在与主计算机的输入/输出处理完成之后,将写入高速缓冲存储器中的数据复制到其它中央管理单元的高速缓冲存储器中,并且将写入高速缓冲存储器中的数据回写入主磁盘和副磁盘。
-
-
-