-
公开(公告)号:CN1171680A
公开(公告)日:1998-01-28
申请号:CN97111859.0
申请日:1997-06-26
Applicant: 日本电气株式会社
IPC: H04L1/24
CPC classification number: H04L1/0057 , H04H2201/13 , H04H2201/15 , H04L1/005 , H04L1/0066
Abstract: 收到的数据以块为单位加到一个纠错单元和一个数据保持单元。如果纠错单元正常执行纠错,则纠错单元的输出就储存在帧缓冲区中。如果纠错单元未正常执行纠错,则在数据保持单元中的数据就储存在帧缓冲区中。按这种方式执行第一次纠错处理。位数据被从帧缓冲区储存的每个块中依次以位为单元读出,执行第二次纠错处理,并返回到帧缓冲区。对从帧缓冲区以块为单位输出的数据进一步执行第三次纠错。