-
公开(公告)号:CN1171680A
公开(公告)日:1998-01-28
申请号:CN97111859.0
申请日:1997-06-26
Applicant: 日本电气株式会社
IPC: H04L1/24
CPC classification number: H04L1/0057 , H04H2201/13 , H04H2201/15 , H04L1/005 , H04L1/0066
Abstract: 收到的数据以块为单位加到一个纠错单元和一个数据保持单元。如果纠错单元正常执行纠错,则纠错单元的输出就储存在帧缓冲区中。如果纠错单元未正常执行纠错,则在数据保持单元中的数据就储存在帧缓冲区中。按这种方式执行第一次纠错处理。位数据被从帧缓冲区储存的每个块中依次以位为单元读出,执行第二次纠错处理,并返回到帧缓冲区。对从帧缓冲区以块为单位输出的数据进一步执行第三次纠错。
-
公开(公告)号:CN1136237A
公开(公告)日:1996-11-20
申请号:CN96104137.4
申请日:1996-03-28
Applicant: 三洋电机株式会社
IPC: H04B1/06
CPC classification number: H04H20/26 , H04B1/1646 , H04H20/22 , H04H20/34 , H04H2201/15
Abstract: 提供可以在适当的时刻切换接收广播电台的FM接收机和该接收机使用的信号处理装置。数据块检出部即同步再生电路34从解调为数字数据的FM多工数据中检出各块的头部,发生块头部信号并将其供给选台微处理器22的控制部24。当从选台键20有要求改变广播电台时,就将与所选择的台对应的选台数据供给控制部24。要求改变广播电台后,当输入了块头部信号时,据此,控制部24就将台变更数据输给PLL频率合成器18,改变高频端10中的接收频率。这样,便可防止从FM多工数据块的中途成为数据NG。
-
公开(公告)号:CN1138779A
公开(公告)日:1996-12-25
申请号:CN96104555.8
申请日:1996-04-08
Applicant: 卡西欧计算机公司
Inventor: 高岛进
IPC: H04B1/00
CPC classification number: H04H20/59 , H04H60/47 , H04H2201/15 , H04W52/0229 , H04W52/0293 , Y02D70/00
Abstract: 一个CPU激活一个FM调谐器、一个调谐控制器、和一个FM多重化解码器,其后该CPU被去激活。FM调谐器、调谐控制器、和FM多重化解调器接收含有从一个广播站发送的紧急信息的帧数据。当一个包符合电路判定出接收到的块区是一个可能含有紧急信息的指定块区时,FM多重化解码器就使一个紧急信息判断电路判断相应的包是否含有紧急信息。如果是,则向CPU输送一个中断信号以激活该CPU。然后CPU再生出接收到的数据内的紧急信息,并显示之。
-
公开(公告)号:CN1132367C
公开(公告)日:2003-12-24
申请号:CN97111859.0
申请日:1997-06-26
Applicant: 恩益禧电子股份有限公司
IPC: H04L1/24
CPC classification number: H04L1/0057 , H04H2201/13 , H04H2201/15 , H04L1/005 , H04L1/0066
Abstract: 收到的数据以块为单位加到一个纠错单元和一个数据保持单元。如果纠错单元正常执行纠错,则纠错单元的输出就储存在帧缓冲区中。如果纠错单元未正常执行纠错,则在数据保持单元中的数据就储存在帧缓冲区中。按这种方式执行第一次纠错处理。位数据被从帧缓冲区储存的每个块中依次以位为单元读出,执行第二次纠错处理,并返回到帧缓冲区。对从帧缓冲区以块为单位输出的数据进一步执行第三次纠错。
-
公开(公告)号:CN1097350C
公开(公告)日:2002-12-25
申请号:CN96104144.7
申请日:1996-03-28
Applicant: 三洋电机株式会社
IPC: H04B1/06
CPC classification number: H04B1/1646 , H04H20/22 , H04H20/26 , H04H20/30 , H04H2201/15
Abstract: 提供可以在适当的时刻切换接收广播电台的FM接收机和该接收机使用的信号处理装置。SI判断电路38检出附加在接收的FM多工数据各块上的业务识别码,当是不需要接收的业务块时,就发生指定的业务检出信号,并将其供给选台微处理器22。当操作者操作选台键20要求改变广播电台时,如果从读SI判断电路38将表示不需要接收的业务检出信号供给透台微处理器22时,据此,就从控制部24向PLL频率合成器18输出与选择的台对应的台变更数据,从而在高频端10中就改交接收频率。这样,在不需要接收的业务块的接收期间数据变成NG,从而可以防止应接收的业务块的数据变成NG。
-
公开(公告)号:CN1238870A
公开(公告)日:1999-12-15
申请号:CN97180175.4
申请日:1997-09-24
Applicant: 三洋电机株式会社
CPC classification number: H04H60/25 , H04H20/55 , H04H2201/15
Abstract: 本发明的数据广播系统中的接收机包括判别所接收的节目中的至少一个节目的节目数据是否已被更新的判别装置和当用判别装置判定节目数据已被更新时将该信息通知给用户的通知装置。作为通知装置,例如使用对于节目数据已被更新的节目将其内容已被更新的信息在显示器上显示的装置。
-
公开(公告)号:CN1111965C
公开(公告)日:2003-06-18
申请号:CN96104137.4
申请日:1996-03-28
Applicant: 三洋电机株式会社
IPC: H04B1/06
CPC classification number: H04H20/26 , H04B1/1646 , H04H20/22 , H04H20/34 , H04H2201/15
Abstract: 提供可以在适当的时刻切换接收广播电台的FM接收机和该接收机使用的信号处理装置。数据块检出部即同步再生电路34从解调为数字数据的FM多工数据中检出各块的头部,发生块头部信号并将其供给选台微处理器22的控制部24。当从选台键20有要求改变广播电台时,就将与所选择的台对应的选台数据供给控制部24。要求改变广播电台后,当输入了块头部信号时,据此,控制部24就将台变更数据输给PLL频率合成器18,改变高频端10中的接收频率。这样,便可防止从FM多工数据块的中途成为数据NG。
-
公开(公告)号:CN1078773C
公开(公告)日:2002-01-30
申请号:CN96104555.8
申请日:1996-04-08
Applicant: 卡西欧计算机公司
Inventor: 高岛进
IPC: H04B1/00
CPC classification number: H04H20/59 , H04H60/47 , H04H2201/15 , H04W52/0229 , H04W52/0293 , Y02D70/00
Abstract: 一个CPU激活一个FM调谐器、一个调谐控制器、和一个FM多重化解码器,其后该CPU被去激活。FM调谐器、调谐控制器、和FM多重化解调器接收合有从一个广播站发送的紧急信息的帧数据。当一个包符合电路判定出接收到的块区是一个可能含有紧急信息的指定块区时,FM多重化解码器就使一个紧急信息判断电路判断相应的包是否含有紧急信息。如果是,则向CPU输送一个中断信号以激活该CPU。然后CPU再生出接收到的数据内的紧急信息,并显示之。
-
公开(公告)号:CN1135123A
公开(公告)日:1996-11-06
申请号:CN96104144.7
申请日:1996-03-28
Applicant: 三洋电机株式会社
IPC: H04B1/06
CPC classification number: H04B1/1646 , H04H20/22 , H04H20/26 , H04H20/30 , H04H2201/15
Abstract: 提供可以在适当的时刻切换接收广播电台的FM接收机和该接收机使用的信号处理装置。SI判断电路38检出附加在接收的FM多工数据各块上的业务识别码,当是不需要接收的业务块时,就发生指定的业务检出信号,并将其供给选台微处理器22。当操作者操作选台键20要求改变广播电台时,如果从该SI判断电路38将表示不需要接收的业务检出信号供给选台微处理器22时,据此,就从控制部24向PLL频率合成器18输出与选择的台对应的台变更数据,从而在高频端10中就改变接收频率。这样,在不需要接收的业务块的接收期间数据变成NG,从而可以防止应接收的业务块的数据变成NG。
-
10.
公开(公告)号:US5960328A
公开(公告)日:1999-09-28
申请号:US622048
申请日:1996-03-26
Applicant: Kazuhiro Kimura , Shigeaki Hayashibe , Yutaka Hirakoso , Takahiko Masumoto , Shizuka Ishimura , Toshiyuki Ozawa , Munehiro Suka
Inventor: Kazuhiro Kimura , Shigeaki Hayashibe , Yutaka Hirakoso , Takahiko Masumoto , Shizuka Ishimura , Toshiyuki Ozawa , Munehiro Suka
IPC: H04B1/16
CPC classification number: H04H20/26 , H04B1/1646 , H04H20/34 , H04H20/22 , H04H2201/15
Abstract: Superimposed FM data is demodulated to digital data. A synchronism reproducing circuit (data block detecting section) detects the front of blocks in the digital data to generate a block head signal (a station change timing signal), which is supplied to a control section of a station selecting microcomputer. When a station selecting key requests a change of the received station, station data corresponding to a requested station is supplied to the control section (a station selecting control section). When the block head signal is inputted after requesting the change of the station, the control section begins to output station change data to a PLL frequency synthesizer in order to change the frequency signal in a front end. This prevents a latter part of a block in received superimposed FM data from being NG data.
Abstract translation: 叠加的FM数据被解调为数字数据。 同步再现电路(数据块检测部分)检测数字数据中的块的前端以产生提供给站选择微计算机的控制部分的块头信号(站改变定时信号)。 当站选择键请求改变接收站时,与所请求站对应的站数据被提供给控制区(站选择控制区)。 当在请求改变站之后输入块头信号时,控制部分开始向PLL频率合成器输出站改变数据,以改变前端的频率信号。 这防止接收到的叠加的FM数据中的块的后半部分成为NG数据。
-
-
-
-
-
-
-
-
-