-
公开(公告)号:KR1020070071143A
公开(公告)日:2007-07-04
申请号:KR1020050134339
申请日:2005-12-29
Applicant: 고려대학교 산학협력단
IPC: H02M3/155
CPC classification number: H02M3/157 , H02M2001/0064 , H03K17/04106
Abstract: An adaptive DC-DC converter is provided to improve voltage conversion efficiency, by adjusting an output voltage of the adaptive DC-DC converter precisely by controlling the number of on/off of a number of PMOS transistors and NMOS transistors. In an adaptive DC-DC converter(301) for converting a DC voltage inputted from the outside into a DC voltage of a different level, a delay replica(311) inputs an external clock signal and an output voltage of the DC-DC converter and delays the external clock signal according to the amplitude of the output voltage of the DC-DC converter. A digital conversion part(321) converts an output of the delay replica into a digital signal. A comparison part(331) compares the digital signal outputted from the digital conversion part with a reference digital signal inputted from the outside, and then outputs the difference thereof. A pulse signal generation part(341) inputs an output of the comparison part and outputs a pulse signal, and adjusts duty cycle of the pulse signal according to the output of the comparison part. A transistor control part(351) inputs the reference digital signal and the pulse signal, and outputs an output signal in response to the reference digital signal and the pulse signal. A MOS transistor array(361) is connected to the transistor control part, and comprises a number of MOS transistors turned on or off in response to the output signal of the transistor control part.
Abstract translation: 通过控制多个PMOS晶体管和NMOS晶体管的导通/截止次数,通过调整自适应DC-DC转换器的输出电压来提供自适应DC-DC转换器以提高电压转换效率。 在用于将从外部输入的直流电压转换为不同电平的直流电压的自适应DC-DC转换器(301)中,延迟复制(311)输入DC-DC转换器的外部时钟信号和输出电压, 根据DC-DC转换器的输出电压的幅度来延迟外部时钟信号。 数字转换部分(321)将延迟副本的输出转换为数字信号。 比较部分331将从数字转换部分输出的数字信号与从外部输入的参考数字信号进行比较,然后输出它们的差值。 脉冲信号生成部(341)输入比较部的输出,输出脉冲信号,根据比较部的输出调整脉冲信号的占空比。 晶体管控制部分(351)输入参考数字信号和脉冲信号,并响应于参考数字信号和脉冲信号输出输出信号。 MOS晶体管阵列(361)连接到晶体管控制部分,并且响应于晶体管控制部分的输出信号而包括多个MOS晶体管导通或截止。
-
公开(公告)号:KR100841454B1
公开(公告)日:2008-06-26
申请号:KR1020050134339
申请日:2005-12-29
Applicant: 고려대학교 산학협력단
IPC: H02M3/155
Abstract: 본 발명은 적응 DC-DC 변환기에 관한 것이다. 본 발명은 외부로부터 입력되는 직류 전압을 다른 크기의 직류 전압으로 변환하는 적응 DC-DC 변환기에 있어서, 외부 클럭 신호와 상기 DC-DC 변환기의 출력 전압을 입력하고 상기 DC-DC 변환기의 출력 전압의 크기에 따라 상기 외부 클럭 신호를 지연시켜서 출력하는 지연 리플리커, 상기 지연 리플리커의 출력을 디지털 신호로 변환하는 디지털 변환부, 상기 디지털 변환부로부터 출력되는 디지털 신호를 외부에서 입력되는 기준 디지털 신호와 비교하고 그 차이를 출력하는 비교부, 상기 비교부의 출력을 입력하고 펄스 신호를 출력하며 상기 비교부의 출력에 따라 상기 펄스 신호의 듀티 사이클을 조정하여 출력하는 펄스신호 발생부, 상기 기준 디지털 신호와 상기 펄스 신호를 입력하고 상기 기준 디지털 신호 또는 상기 펄스 신호에 응답하여 출력 신호를 출력하는 트랜지스터 제어부, 및 상기 트랜지스터 제어부에 연결되며, 상기 트랜지스터 제어부의 출력신호에 응답하여 온 또는 오프되는 다수개의 MOS 트랜지스터들을 구비하는 MOS 트랜지스터 어레이를 구비함으로써, 전압 변환 속도가 향상된다.
-