적응 DC-DC 변환기
    1.
    发明授权
    적응 DC-DC 변환기 失效
    自适应DC-DC转换器

    公开(公告)号:KR100841454B1

    公开(公告)日:2008-06-26

    申请号:KR1020050134339

    申请日:2005-12-29

    Abstract: 본 발명은 적응 DC-DC 변환기에 관한 것이다. 본 발명은 외부로부터 입력되는 직류 전압을 다른 크기의 직류 전압으로 변환하는 적응 DC-DC 변환기에 있어서, 외부 클럭 신호와 상기 DC-DC 변환기의 출력 전압을 입력하고 상기 DC-DC 변환기의 출력 전압의 크기에 따라 상기 외부 클럭 신호를 지연시켜서 출력하는 지연 리플리커, 상기 지연 리플리커의 출력을 디지털 신호로 변환하는 디지털 변환부, 상기 디지털 변환부로부터 출력되는 디지털 신호를 외부에서 입력되는 기준 디지털 신호와 비교하고 그 차이를 출력하는 비교부, 상기 비교부의 출력을 입력하고 펄스 신호를 출력하며 상기 비교부의 출력에 따라 상기 펄스 신호의 듀티 사이클을 조정하여 출력하는 펄스신호 발생부, 상기 기준 디지털 신호와 상기 펄스 신호를 입력하고 상기 기준 디지털 신호 또는 상기 펄스 신호에 응답하여 출력 신호를 출력하는 트랜지스터 제어부, 및 상기 트랜지스터 제어부에 연결되며, 상기 트랜지스터 제어부의 출력신호에 응답하여 온 또는 오프되는 다수개의 MOS 트랜지스터들을 구비하는 MOS 트랜지스터 어레이를 구비함으로써, 전압 변환 속도가 향상된다.

    입력 신호 듀티비에 무관한 디지털 클럭신호 발생장치 및방법
    2.
    发明公开
    입력 신호 듀티비에 무관한 디지털 클럭신호 발생장치 및방법 失效
    数字时钟信号发生装置和无输入信号占空比的方法

    公开(公告)号:KR1020060131250A

    公开(公告)日:2006-12-20

    申请号:KR1020050051535

    申请日:2005-06-15

    CPC classification number: H03L7/0814 G06F1/04 H03K5/135 H03K5/1565

    Abstract: An apparatus and a method of generating a digital clock signal irrespective of input signal duty rate is provided to reduce power consumption of a microprocessor which is driven at high speed at low voltage. A clock signal delay unit(200) delays a clock signal to generate plural clock signals having different phases. A digitizer(300) detects the phases of the delayed clock signals as a digital value at rising edge of flip-flop. A selection signal generating unit(400) detects clock edge, in which output signal values of the digitizer are shifted into different digital values, to generate a selection signal. A selection unit(500) selects a specific signal from the delay signals having the different phase.

    Abstract translation: 提供了与输入信号占空比无关地生成数字时钟信号的装置和方法,以降低在低电压下以高速驱动的微处理器的功耗。 时钟信号延迟单元(200)延迟时钟信号以产生具有不同相位的多个时钟信号。 数字转换器(300)在延迟时钟信号的相位检测作为触发器上升沿的数字值。 选择信号生成单元(400)检测时钟沿,数字转换器的输出信号值被转换成不同的数字值,以产生选择信号。 选择单元(500)从具有不同相位的延迟信号中选择特定信号。

    발진 회로를 이용한 온도 측정 장치 및 방법
    3.
    发明授权
    발진 회로를 이용한 온도 측정 장치 및 방법 有权
    使用振荡器测量温度的装置和方法

    公开(公告)号:KR100955525B1

    公开(公告)日:2010-04-30

    申请号:KR1020080024582

    申请日:2008-03-17

    Abstract: 본 발명은 발진 회로를 이용한 온도 측정 장치 및 방법에 관한 것이다. 상기 온도 측정 장치는 온도에 민감한 제1 발진 회로; 온도에 민감하지 않은 제2 발진 회로; 상기 제1 발진 회로에서 출력되는 제1 주파수 신호 및 상기 제2 발진 회로에서 출력되는 제2 주파수 신호를 선택적으로 통과시키는 먹스; 및 상기 제1 주파수 신호 및 상기 제2 주파수 신호의 주파수 차이를 디지털 코드로 변환하는 주파수/디지털 변환기를 포함한다.
    발진 회로, 온도, 먹스, 주파수/디지털 변환기, 업다운 카운터

    발진 회로를 이용한 온도 측정 장치 및 방법
    4.
    发明公开
    발진 회로를 이용한 온도 측정 장치 및 방법 有权
    使用振荡器测量温度的装置和方法

    公开(公告)号:KR1020080090275A

    公开(公告)日:2008-10-08

    申请号:KR1020080024582

    申请日:2008-03-17

    CPC classification number: G01K7/245 G01K7/32 G01K15/005 G01K2215/00

    Abstract: A temperature measuring apparatus and method using oscillators are provided to reduce power consumption by applying a power saving operation mode to operate the oscillation circuit when needed only. An apparatus for measuring temperature comprises a first oscillation circuit(201), a second oscillation circuit(203), a MUX(205), and a frequency to digital converter(207). The MUX selectively passes a first frequency signal output from the first oscillation circuit and a second frequency signal output from a second frequency signal. The frequency to digital converter converts the frequency difference between the first frequency signal and the second frequency signal to a digital code.

    Abstract translation: 提供使用振荡器的温度测量装置和方法,通过施加省电操作模式来在需要时操作振荡电路来降低功耗。 一种用于测量温度的装置包括第一振荡电路(201),第二振荡电路(203),MUX(205)和频数转换器(207)。 MUX选择性地通过从第一振荡电路输出的第一频率信号和从第二频率信号输出的第二频率信号。 频率到数字转换器将第一频率信号和第二频率信号之间的频率差转换成数字码。

    적응 DC-DC 변환기
    5.
    发明公开
    적응 DC-DC 변환기 失效
    自适应DC-DC转换器

    公开(公告)号:KR1020070071143A

    公开(公告)日:2007-07-04

    申请号:KR1020050134339

    申请日:2005-12-29

    CPC classification number: H02M3/157 H02M2001/0064 H03K17/04106

    Abstract: An adaptive DC-DC converter is provided to improve voltage conversion efficiency, by adjusting an output voltage of the adaptive DC-DC converter precisely by controlling the number of on/off of a number of PMOS transistors and NMOS transistors. In an adaptive DC-DC converter(301) for converting a DC voltage inputted from the outside into a DC voltage of a different level, a delay replica(311) inputs an external clock signal and an output voltage of the DC-DC converter and delays the external clock signal according to the amplitude of the output voltage of the DC-DC converter. A digital conversion part(321) converts an output of the delay replica into a digital signal. A comparison part(331) compares the digital signal outputted from the digital conversion part with a reference digital signal inputted from the outside, and then outputs the difference thereof. A pulse signal generation part(341) inputs an output of the comparison part and outputs a pulse signal, and adjusts duty cycle of the pulse signal according to the output of the comparison part. A transistor control part(351) inputs the reference digital signal and the pulse signal, and outputs an output signal in response to the reference digital signal and the pulse signal. A MOS transistor array(361) is connected to the transistor control part, and comprises a number of MOS transistors turned on or off in response to the output signal of the transistor control part.

    Abstract translation: 通过控制多个PMOS晶体管和NMOS晶体管的导通/截止次数,通过调整自适应DC-DC转换器的输出电压来提供自适应DC-DC转换器以提高电压转换效率。 在用于将从外部输入的直流电压转换为不同电平的直流电压的自适应DC-DC转换器(301)中,延迟复制(311)输入DC-DC转换器的外部时钟信号和输出电压, 根据DC-DC转换器的输出电压的幅度来延迟外部时钟信号。 数字转换部分(321)将延迟副本的输出转换为数字信号。 比较部分331将从数字转换部分输出的数字信号与从外部输入的参考数字信号进行比较,然后输出它们的差值。 脉冲信号生成部(341)输入比较部的输出,输出脉冲信号,根据比较部的输出调整脉冲信号的占空比。 晶体管控制部分(351)输入参考数字信号和脉冲信号,并响应于参考数字信号和脉冲信号输出输出信号。 MOS晶体管阵列(361)连接到晶体管控制部分,并且响应于晶体管控制部分的输出信号而包括多个MOS晶体管导通或截止。

    입력 신호 듀티비에 무관한 디지털 클럭신호 발생장치 및방법
    6.
    发明授权
    입력 신호 듀티비에 무관한 디지털 클럭신호 발생장치 및방법 失效
    数字时钟信号发生装置和方法,无论输入信号占空比如何

    公开(公告)号:KR100684399B1

    公开(公告)日:2007-02-22

    申请号:KR1020050051535

    申请日:2005-06-15

    Abstract: 입력 신호 듀티비에 무관한 디지털 클럭신호 발생 장치 및 방법이 개시된다. 그 디지털 클럭신호 발생 장치는 클럭신호를 지연시켜 복수개의 다른 위상을 갖는 클럭신호들을 발생시키는 클럭신호지연부; 상기 지연된 클럭신호들의 위상들을 플립플롭의 상승에지에서 디지털 값으로 검출하는 디지타이저; 상기 디지타이저의 출력신호 값들이 서로 다른 디지털 값으로 천이되는 클럭에지를 검출하여 선택신호를 생성하는 선택신호생성부; 및 상기 선택신호를 이용하여 상기 클럭신호지연부에서 발생된 위상이 다른 지연신호들 중 소정의 신호를 선택하여 출력하는 선택부를 포함하는 것을 특징으로 한다.
    본 발명에 의하면, 저전압에서 고속동작을 하는 마이크로프로세서의 전력 소모를 줄일 수 있으며, 많은 저전력 SOC 제품에 응용될 수 있다. 또한 락킹시간, 면적, 전력소모 면에서 종래 기술에 비해 매우 우수하며, 입력 신호의 듀티비가 50%가 아닌 신호가 들어오더라도 정확히 지연된 출력을 만들어 낼 수 있다.

Patent Agency Ranking