디지털 제어 비교기를 이용한 아날로그 디지털 변환 장치,이를 포함하는 심박 조율 장치, 디지털 제어 비교기를이용한 아날로그 디지털 변환 방법
    1.
    发明公开
    디지털 제어 비교기를 이용한 아날로그 디지털 변환 장치,이를 포함하는 심박 조율 장치, 디지털 제어 비교기를이용한 아날로그 디지털 변환 방법 失效
    用于将数字转换为数字和与数字控制的比较器进行比较的装置,用于使用数字控制的比较器将模拟转换为数字的方法

    公开(公告)号:KR1020080018554A

    公开(公告)日:2008-02-28

    申请号:KR1020060080826

    申请日:2006-08-25

    Inventor: 정해영 김수원

    Abstract: An analog to digital converting apparatus using a digital control comparator, a method thereof, and a pacemaker having the same are provided to reliably realize less power consumption by selectively operating the digital control comparators by bits. An analog to digital converting apparatus includes a plurality of digital control comparators(511~519), a digital to analog converter(520), and a successive approximation logic circuit(530). The digital control comparators sequentially generate bit values from an MSB(Most Significant Bit) by comparing input voltage(Vin) with reference voltages(Vref). The digital to analog converter generates the reference voltages applied to the comparators according to the generated bit values. The successive approximation logic circuit selects the comparator to generate the bit value of the adjacent bit according to the generated bit values, turns on the comparator, and performs a binary search.

    Abstract translation: 提供了使用数字控制比较器的模数转换装置,其方法和具有该数字转换装置的起搏器,以便通过以比特选择性地操作数字控制比较器来可靠地实现更少的功耗。 模数转换装置包括多个数字控制比较器(511〜519),数模转换器(520)和逐次逼近逻辑电路(530)。 数字控制比较器通过将输入电压(Vin)与参考电压(Vref)进行比较来顺序地从MSB(最高有效位)产生位值。 数模转换器根据生成的位值产生施加到比较器的参考电压。 逐次逼近逻辑电路根据生成的位值选择比较器以产生相邻位的位值,打开比较器,并执行二进制搜索。

    디지털 제어 비교기를 이용한 아날로그 디지털 변환 장치,이를 포함하는 심박 조율 장치, 디지털 제어 비교기를이용한 아날로그 디지털 변환 방법
    2.
    发明授权
    디지털 제어 비교기를 이용한 아날로그 디지털 변환 장치,이를 포함하는 심박 조율 장치, 디지털 제어 비교기를이용한 아날로그 디지털 변환 방법 失效
    使用数字控制比较器将模拟转换为数字和起搏的装置,使用数字控制的比较器将模拟转换为数字的方法

    公开(公告)号:KR100835683B1

    公开(公告)日:2008-06-09

    申请号:KR1020060080826

    申请日:2006-08-25

    Inventor: 정해영 김수원

    Abstract: 디지털 제어 비교기를 이용한 아날로그 디지털 변환 장치, 이를 포함하는 심박 조율 장치, 디지털 제어 비교기를 이용한 아날로그 디지털 변환 방법이 개시된다.
    본 발명은 입력 전압의 입력 구간을 균등하게 분할하는 각 전압 구간을 위해 설계되고, 상기 전압 구간마다 다른 기준 전압과 상기 입력 전압을 비교하여 최상위 비트부터 순차적으로 비트값을 생성하는 복수의 디지털 제어 비교기, 상기 생성된 비트값에 따라 상기 복수의 디지털 제어 비교기에 인가되는 기준 전압을 생성하는 디지털 아날로그 변환기 및 상기 복수의 디지털 제어 비교기 중에서 상기 생성된 비트값에 따라 인접한 비트의 비트값을 생성하기 위한 비교기를 선택하여 온 시키면서 바이너리 서치를 수행하는 축차 근사 논리회로를 포함한다.
    본 발명에 의하면, 비트 단위마다 적절한 디지털 제어 변환기를 선택하여 동작시킴으로써, 신뢰도를 유지하면서 저전력 소모를 구현할 수 있고, 저전력 구현을 위해 부가적인 회로를 필요로 하지 않는다.

Patent Agency Ranking