Abstract:
A control circuit for a fast charging mode operation, a photoflash capacitor charger using the same, and a flashing device for a camera are provided to perform a high charging speed of the photoflash capacitor by switching a DMOS rapidly. A source terminal of a DMOS(Double Diffusion-Metal Oxide Semiconductor)(310) is connected to a primary coil of a transformer. A latch(320) switches the DMOS by connecting a non-inversion output terminal to a gate terminal of the DMOS. A comparator(330) outputs a signal with a high logic level in case a voltage of a drain terminal of the DMOS is below the reference voltage. An up pulse triggered timer(340) includes a predetermined delay cell and is connected between the output terminal of comparator and a set input terminal of the latch. The up pulse triggered timer outputs the pulse in the rising edge of the output of comparator. A down pulse triggered timer(350) is connected between an output terminal of the comparator and a reset input terminal of the latch and outputs the pulse in the falling edge of the output of the comparator.
Abstract:
본 발명은 전류제어 장치 및 그 방법에 관한 것으로, 보다 상세하게는 전류제어의 유연성(flexibility)을 꾀할 수 있는 장치 및 그 방법에 관한 것이다. 본 명세서에서 개시하는 전류제어 장치는 소정 디바이스의 동작을 위한 인가전압의 레벨을 판단하는 인가전압 레벨 판단부; 및 상기 레벨에 따라 상기 인가전압의 공급 단자를 상기 디바이스의 동작 전류 공급 단자에 스위칭 제어하는 스위칭 제어부를 포함하고, 상기 전류 공급 단자와 접지 단자 사이에 상기 인가전압 레벨에 비례하는 전류가 흐르도록 저항을 연결하여 상기 동작 전류의 양을 제어하는 것으로 본 발명의 과제를 해결한다.
Abstract:
A programmable clock generator and a pipelined converter using the same are provided to use a clock signal having an optimum duty ratio by changing a control voltage according to power consumption, thereby minimizing the power consumption. A first programmable inverter(410) is connected to a reference clock at both input terminals, and varies a period in which the reference clock is inverted. An inverter(420) is connected to the reference clock to inverter the reference clock. A second programmable inverter(430) is connected to an input terminal of the inverter to vary a period in which the signal of the input terminal is inverted. First and second latch circuits(440,450) have set inputs connected to the reference clock and the inverter and reset inputs connected to the output of the first and the second programmable inverters, respectively.
Abstract:
Current control apparatus and method are provided, which can achieve the mean rate and operating stability by flexibly controlling amount of current proportionally to the external applied power. An authorized voltage level determining unit(11) determines the level of the applied voltage for the operation of the predetermined device. According to the level of the applied voltage, the switching controller(12) switches the feeder terminal of the applied voltage into the operation current supply terminal of device. The resistance(R) is connected between the current supply terminal and ground terminal. Resistance controls amount of the operating current and makes the current which is in proportion to the authorized voltage level flow.
Abstract:
A photo flash control apparatus, a control method of the photo flash control apparatus, and a digital camera using the photo flash control apparatus are provided to reduce consumption power of a photo flash and adjust the amount of light of a flash lamp. An optical sensor(150) senses the amount of light of a flash lamp. A threshold voltage generating unit(160) generates a threshold voltage for limiting size of output power for adjusting output voltage which adjusts the amount of light of the flash lamp. A comparison unit compares the threshold voltage supplied from the threshold voltage generating unit with modulating voltage supplied from the outside to output a comparison voltage. A latch unit generates and outputs output voltage for adjusting the amount of light of the flash lamp based on input voltage supplied from the outside.
Abstract:
프로그래머블 클럭 발생기 및 프로그래머블 클럭 발생기를 이용하는 파이프라인 변환기가 개시된다. 본 발명은 입력단이 기준 클럭에 연결되고, 소정의 제어 전압에 따라 상기 기준 클럭을 반전시키는 구간을 가변시키는 제1 프로그래머블 반전부, 상기 기준 클럭에 연결되어 상기 기준 클럭을 반전시키는 인버터부, 상기 인버터부에 입력단이 연결되고, 소정의 제어 전압에 따라 상기 입력단 신호를 반전시키는 구간을 가변시키는 제2 프로그래머블 반전부, 셋 입력이 상기 기준 클럭에 연결되고, 리셋 입력이 상기 제1 프로그래머블 반전부의 출력에 연결된 제1 래치 회로 및 셋 입력이 상기 인버터부에 연결되고, 리셋 입력이 상기 제2 프로그래머블 반전부의 출력에 연결된 제2 래치 회로를 포함한다. 본 발명에 의하면, 파이프 라인 ADC 회로의 선형성을 유지하면서, 고 해상도 ADC를 구현할 수 있게 하면서도 전력 소모를 낮출 수 있고, 전력 소모에 따라 제어 전압을 변경시켜 최적의 듀티비를 갖는 클럭 신호를 사용함으로써, 전력 소모를 최소화할 수 있는 효과가 있다.