저전압 강하 레귤레이터
    2.
    发明公开
    저전압 강하 레귤레이터 无效
    低压降稳压器

    公开(公告)号:KR1020130034852A

    公开(公告)日:2013-04-08

    申请号:KR1020110098963

    申请日:2011-09-29

    CPC classification number: G05F1/575

    Abstract: PURPOSE: A low voltage drop regulator is provided to easily control a wanted circuit property by simplifying a designing parameter determining a circuit property. CONSTITUTION: An amplifying part(220) comprises operation amplifiers of an odd number connected in series. An output part operates with the output of the amplifying part. The output part comprises a pass transistor(230). The pass transistor generates output voltage applied to a load(240). The amplifying part comprises a first operation amplifier, a second operation amplifier, and a third operation amplifier.

    Abstract translation: 目的:提供一种低压降稳压器,通过简化确定电路特性的设计参数,轻松控制有用的电路性能。 构成:放大部分(220)包括串联连接的奇数运算放大器。 输出部分与放大部分的输出一起工作。 输出部分包括传输晶体管(230)。 传输晶体管产生施加到负载(240)的输出电压。 放大部分包括第一运算放大器,第二运算放大器和第三运算放大器。

    PFC제어용 무저항 영전류 검출회로, PFC 컨버터 및 PFC제어용 무저항 영전류 검출방법
    3.
    发明公开
    PFC제어용 무저항 영전류 검출회로, PFC 컨버터 및 PFC제어용 무저항 영전류 검출방법 无效
    用于控制PFC,PFC转换器和无电阻零电流检测方法的无电阻零电流检测电路

    公开(公告)号:KR1020130016954A

    公开(公告)日:2013-02-19

    申请号:KR1020110079169

    申请日:2011-08-09

    Abstract: PURPOSE: A non-resistive zero current detecting circuit for a PFC control, a PFC converter, and a non-resistive zero current detecting method are provided to reduce the area of an AC/DC converter by calculating zero-crossing time in a digital signal processing block. CONSTITUTION: An AD converter(10) converts an output signal of a converting circuit into a digital signal. A digital signal processing block(30) calculates zero-crossing time from a switching on period and a duty cycle of the converting circuit. The digital signal processing block controls the switching on period of the converting circuit. [Reference numerals] (10) AD converter; (30) Digital signal processing block; (AA) PFC converter output signal; (BB) Power switch input signal

    Abstract translation: 目的:提供一种用于PFC控制,PFC转换器和非电阻零电流检测方法的非电阻零电流检测电路,通过计算数字信号中的过零时间来减小AC / DC转换器的面积 处理块。 构成:AD转换器(10)将转换电路的输出信号转换为数字信号。 数字信号处理块(30)从转换开关周期和转换电路的占空比计算过零时间。 数字信号处理块控制转换电路的接通周期。 (附图标记)(10)AD转换器; (30)数字信号处理块; (AA)PFC转换器输出信号; (BB)电源开关输入信号

    웨이크 업 기능을 갖는 무선 장치
    4.
    发明公开
    웨이크 업 기능을 갖는 무선 장치 有权
    具有唤醒功能的无线设备

    公开(公告)号:KR1020120105086A

    公开(公告)日:2012-09-25

    申请号:KR1020110022652

    申请日:2011-03-15

    CPC classification number: G08C17/02 G08C2201/12

    Abstract: PURPOSE: A wireless apparatus including a wake-up function is provided to operate a microprocessor by enabling a user to operate a wake-up circuit in a non-power state. CONSTITUTION: A wake up unit(110) includes a rectifier circuit(111) which is composed of passive devices. The wakeup unit rectifies the pre-set wireless signal. The wakeup unit transmits a wake up signal. A wireless communication unit(120) is awakened from a sleep mode using the wake-up signal of the wake-up unit. The wireless communication unit executes communication using a second wireless channel. [Reference numerals] (111) Rectifier circuit; (112) Protection unit; (113) Director unit; (121) Communication unit; (122) Control unit; (130) Display unit; (140) Low noise amplifier; (AA) Wake-up signal

    Abstract translation: 目的:提供一种包括唤醒功能的无线设备,通过使用户能够操作非功率状态的唤醒电路来操作微处理器。 构成:唤醒单元(110)包括由无源器件组成的整流器电路(111)。 唤醒单元对预设的无线信号进行整流。 唤醒单元发送唤醒信号。 无线通信单元(120)使用唤醒单元的唤醒信号从休眠模式唤醒。 无线通信单元使用第二无线信道执行通信。 (111)整流电路; (112)保护单元; (113)董事单位; (121)通讯单元; (122)控制单元; (130)显示单元; (140)低噪声放大器; (AA)唤醒信号

    저전력 위상 고정 루프
    5.
    发明授权
    저전력 위상 고정 루프 失效
    相位锁定低功率环

    公开(公告)号:KR101148422B1

    公开(公告)日:2012-05-25

    申请号:KR1020110079624

    申请日:2011-08-10

    Abstract: 본 발명은 저전력 위상 고정 루프에 관한 것으로, 수신기 및 송신기에 국부 발진 신호를 출력하는 위상 고정 루프에 있어서, 상기 송신기에 송신용 국부 발진 신호를 출력하고, 상기 수신기에 상기 송신용 국부 발진 신호의 주파수 보다 낮은 주파수를 갖으며, 상기 수신기의 서브 샘플링을 위한 샘플링 주파수 신호를 출력하도록 구현된다.

    저전력 링 발진기용 지연회로
    6.
    发明授权
    저전력 링 발진기용 지연회로 失效
    低功率振荡器的延迟电路

    公开(公告)号:KR101085652B1

    公开(公告)日:2011-11-22

    申请号:KR1020100057583

    申请日:2010-06-17

    CPC classification number: H03K3/0322 H03K3/012

    Abstract: PURPOSE: A delay circuit for a low power ring oscillator is provided to control operating frequency in various ranges by controlling control voltage and to minimize the power consumption of a delay circuit by including n-type detector and p-type detector in the delay circuit. CONSTITUTION: A delay circuit(100) for a low power ring oscillator comprises a pair of n-type transistors(M1,M2), a pair of p-type transistors(M3,M4), a differential output terminal(102), a n-type detector(104), a p-type detector(106), and a delay controlling element(108). The n-type transistor is inputted a first differential input signal. The p-type transistor is inputted a second differential input signal. The differential output terminal outputs a differential output signal which is created from the n-type transistor and the p-type transistor. The n-type detector reduces threshold voltage of n-type transistor by supplying body voltage to the n-type transistor. The p-type transistor reduces threshold voltage of p-type transistor by supplying body voltage to the p-type transistor.

    Abstract translation: 目的:提供低功耗环形振荡器的延迟电路,通过控制电压控制各种范围的工作频率,并通过在延迟电路中包含n型检测器和p型检测器来最大限度地减少延迟电路的功耗。 构成:用于低功率环形振荡器的延迟电路(100)包括一对n型晶体管(M1,M2),一对p型晶体管(M3,M4),差分输出端子(102), n型检测器(104),p型检测器(106)和延迟控制元件(108)。 n型晶体管被输入第一差分输入信号。 p型晶体管输入第二差分输入信号。 差分输出端子输出由n型晶体管和p型晶体管产生的差分输出信号。 n型检测器通过向n型晶体管提供体电压来降低n型晶体管的阈值电压。 p型晶体管通过向p型晶体管提供体电压来降低p型晶体管的阈值电压。

    절전기능을 갖는 무선 홈 네트워크 시스템
    7.
    发明授权
    절전기능을 갖는 무선 홈 네트워크 시스템 失效
    具有节电功能的无线家庭网络系统

    公开(公告)号:KR101018093B1

    公开(公告)日:2011-02-25

    申请号:KR1020090104977

    申请日:2009-11-02

    CPC classification number: H04L12/2818 H04L12/2825 H04L2012/285

    Abstract: PURPOSE: A wireless home network system having an energy saving function for eliminating the standby power consumption of an electric device is provided to block an in-home power line. CONSTITUTION: A first wireless terminal monitors the operation start/end of an electric device. A second wireless terminal(41) is connected to a home distribution board. The second wireless terminal generates a power line control signal of an in-home power line. A switch unit interlinks the in-home power line.

    Abstract translation: 目的:提供一种具有用于消除电子设备的待机功耗的节能功能的无线家庭网络系统,以阻止家庭内电力线。 规定:第一个无线终端监控电气设备的操作开始/结束。 第二无线终端(41)连接到家庭分配板。 第二无线终端产生住宅内电力线的电力线控制信号。 开关单元将家庭内电源线互连。

    시스템온칩 플래쉬 메모리 보호 회로
    8.
    发明公开
    시스템온칩 플래쉬 메모리 보호 회로 有权
    闪存系统中的闪存保护电路

    公开(公告)号:KR1020100121918A

    公开(公告)日:2010-11-19

    申请号:KR1020090040850

    申请日:2009-05-11

    CPC classification number: G11C16/22 G11C7/24 G11C16/20 G11C16/30

    Abstract: PURPOSE: A protective circuit for a system-on-chip flash memory is provided to protect the memory of a system-on-chip by compulsorily resetting a system-on-chip for a pre-set time in a power-up or power-down timing. CONSTITUTION: A loading part(80) is located between an outputting terminal and a ground. A delaying part(100) delays a voltage applied to the loading part for a pre-set delaying time. A reset signal generating part(200) generates a resetting signal, a delay voltage is transmitted to a high level. A system-on-chip(50) includes an internal regulator(51). An outputting terminal(T-REG) outputs a regulator voltage(Vreg) from the internal regulator.

    Abstract translation: 目的:提供片上系统闪存的保护电路,以通过在上电或上电时强制重置芯片上系统的预设时间来保护片上系统的存储器, 下降时间 构成:装载部分(80)位于输出端和地之间。 延迟部分(100)延迟施加到负载部分的电压以用于预设的延迟时间。 复位信号生成部(200)产生复位信号,将延迟电压发送到高电平。 片上系统(50)包括内部调节器(51)。 输出端子(T-REG)从内部稳压器输出调节器电压(Vreg)。

    전류원을 이용한 소프트 스타트를 갖는 레귤레이터
    9.
    发明授权
    전류원을 이용한 소프트 스타트를 갖는 레귤레이터 失效
    使用电流软启动的调节器

    公开(公告)号:KR100967028B1

    公开(公告)日:2010-06-30

    申请号:KR1020080052012

    申请日:2008-06-03

    CPC classification number: G05F1/565 Y10S323/901

    Abstract: 본 발명은 전류원을 이용한 소프트 스타트를 갖는 레귤레이터에 관한 것으로, 전원단과 출력단에 사이에 직렬로 연결된 제1 및 제2 파워 스위치를 포함하는 파워 스위치부; 상기 출력단과 접지 사이에 연결된 부하 커패시터; 상기 출력단의 전압을 검출하는 전압 검출부; 상기 전압 검출부에 의한 검출전압과 기설정된 기준전압을 비교하여, 이 비교결과에 따라 서로 다른 위상을 갖는 제1 및 제2 스위칭 신호를 출력하는 비교부; 상기 전원단에 연결되어, 기설정된 정전류를 생성하는 전류원부; 상기 비교부의 제1 스위칭 신호에 따라 상기 제1 파워 스위치의 제어단과 상기 전류원부와의 접속을 스위칭하고, 상기 비교부의 제2 스위칭 신호에 따라 상기 제1 파워 스위치의 제어단과 접지와의 접속을 스위칭하는 전류 조절부; 및 상기 전압 검출부에 의한 검출전압과 기설정된 기준전압과의 에러 전압을 증폭하여, 이 증폭된 에러 전압을 상기 제2 파워 스위치에 출력하는 에러 증폭부를 포함한다.
    레귤레이터, 소프트 스타트, 전류원, 파워스위치, 부하 커패시터, 충전

    저전력용 스택 구조 위상 동기 루프
    10.
    发明授权
    저전력용 스택 구조 위상 동기 루프 有权
    具有低功率堆叠结构的相位锁定环

    公开(公告)号:KR100862509B1

    公开(公告)日:2008-10-08

    申请号:KR1020070023627

    申请日:2007-03-09

    Abstract: 본 발명은 동작전압이 각각 다른 전압 제어 발진기와 분주기를 사용하는 위상 동기 루프에서, DC/DC 컨버터를 사용하지 않고 전압 제어 발진기와 분주기를 스택구조로 형성하여 전력 소모를 효율적으로 개선하고, 칩크기를 컴팩트하게 구성할 수 있는 저전력용 스택 구조 위상 동기 루프에 관한 것이다.
    본 발명은 사전에 설정된 동작 전원을 공급하는 동작 전원단과 접지단 사이에 위치하여 발진신호를 생성하는 전압 제어 발진기와, 상기 동작 전원단과 상기 접지단 사이에, 상기 전압 제어 발진기와 상호 전기적으로 직렬 연결되어 상기 전압 제어 발진기로부터의 발진신호를 분주한 분주신호를 생성하는 분주기를 포함하고, 상기 전압 제어 발진기 및 분주기는 상기 동작 전원단과 접지단 사이에 흐르는 동작 전류의 전달 경로를 형성하는 것을 특징으로 한다.
    저전력(low power), 스택 구조(stack structure), 전압 제어 발진기(voltage controlled oscillator), 분주기(divider), 위상 동기 루프(Phase Locked Loop)

Patent Agency Ranking