Abstract:
본 발명은 무선 통신 단말기에 관한 것으로, 웨이크업을 위한 RF ID를 포함하는 제1 RF 신호를 검출하는 RF 웨이크업 검출부; 및 슬립 모드시, 상기 RF 웨이크업 검출부에 의해 검출된 제1 RF 신호에 포함된 RF ID가 미리 설정된 기준 ID와 동일하면 웨이크업 되는 무선 통신부를 포함할 수 있다.
Abstract:
PURPOSE: A low voltage drop regulator is provided to easily control a wanted circuit property by simplifying a designing parameter determining a circuit property. CONSTITUTION: An amplifying part(220) comprises operation amplifiers of an odd number connected in series. An output part operates with the output of the amplifying part. The output part comprises a pass transistor(230). The pass transistor generates output voltage applied to a load(240). The amplifying part comprises a first operation amplifier, a second operation amplifier, and a third operation amplifier.
Abstract:
PURPOSE: A non-resistive zero current detecting circuit for a PFC control, a PFC converter, and a non-resistive zero current detecting method are provided to reduce the area of an AC/DC converter by calculating zero-crossing time in a digital signal processing block. CONSTITUTION: An AD converter(10) converts an output signal of a converting circuit into a digital signal. A digital signal processing block(30) calculates zero-crossing time from a switching on period and a duty cycle of the converting circuit. The digital signal processing block controls the switching on period of the converting circuit. [Reference numerals] (10) AD converter; (30) Digital signal processing block; (AA) PFC converter output signal; (BB) Power switch input signal
Abstract:
PURPOSE: A wireless apparatus including a wake-up function is provided to operate a microprocessor by enabling a user to operate a wake-up circuit in a non-power state. CONSTITUTION: A wake up unit(110) includes a rectifier circuit(111) which is composed of passive devices. The wakeup unit rectifies the pre-set wireless signal. The wakeup unit transmits a wake up signal. A wireless communication unit(120) is awakened from a sleep mode using the wake-up signal of the wake-up unit. The wireless communication unit executes communication using a second wireless channel. [Reference numerals] (111) Rectifier circuit; (112) Protection unit; (113) Director unit; (121) Communication unit; (122) Control unit; (130) Display unit; (140) Low noise amplifier; (AA) Wake-up signal
Abstract:
본 발명은 저전력 위상 고정 루프에 관한 것으로, 수신기 및 송신기에 국부 발진 신호를 출력하는 위상 고정 루프에 있어서, 상기 송신기에 송신용 국부 발진 신호를 출력하고, 상기 수신기에 상기 송신용 국부 발진 신호의 주파수 보다 낮은 주파수를 갖으며, 상기 수신기의 서브 샘플링을 위한 샘플링 주파수 신호를 출력하도록 구현된다.
Abstract:
PURPOSE: A delay circuit for a low power ring oscillator is provided to control operating frequency in various ranges by controlling control voltage and to minimize the power consumption of a delay circuit by including n-type detector and p-type detector in the delay circuit. CONSTITUTION: A delay circuit(100) for a low power ring oscillator comprises a pair of n-type transistors(M1,M2), a pair of p-type transistors(M3,M4), a differential output terminal(102), a n-type detector(104), a p-type detector(106), and a delay controlling element(108). The n-type transistor is inputted a first differential input signal. The p-type transistor is inputted a second differential input signal. The differential output terminal outputs a differential output signal which is created from the n-type transistor and the p-type transistor. The n-type detector reduces threshold voltage of n-type transistor by supplying body voltage to the n-type transistor. The p-type transistor reduces threshold voltage of p-type transistor by supplying body voltage to the p-type transistor.
Abstract:
PURPOSE: A wireless home network system having an energy saving function for eliminating the standby power consumption of an electric device is provided to block an in-home power line. CONSTITUTION: A first wireless terminal monitors the operation start/end of an electric device. A second wireless terminal(41) is connected to a home distribution board. The second wireless terminal generates a power line control signal of an in-home power line. A switch unit interlinks the in-home power line.
Abstract:
PURPOSE: A protective circuit for a system-on-chip flash memory is provided to protect the memory of a system-on-chip by compulsorily resetting a system-on-chip for a pre-set time in a power-up or power-down timing. CONSTITUTION: A loading part(80) is located between an outputting terminal and a ground. A delaying part(100) delays a voltage applied to the loading part for a pre-set delaying time. A reset signal generating part(200) generates a resetting signal, a delay voltage is transmitted to a high level. A system-on-chip(50) includes an internal regulator(51). An outputting terminal(T-REG) outputs a regulator voltage(Vreg) from the internal regulator.
Abstract:
본 발명은 전류원을 이용한 소프트 스타트를 갖는 레귤레이터에 관한 것으로, 전원단과 출력단에 사이에 직렬로 연결된 제1 및 제2 파워 스위치를 포함하는 파워 스위치부; 상기 출력단과 접지 사이에 연결된 부하 커패시터; 상기 출력단의 전압을 검출하는 전압 검출부; 상기 전압 검출부에 의한 검출전압과 기설정된 기준전압을 비교하여, 이 비교결과에 따라 서로 다른 위상을 갖는 제1 및 제2 스위칭 신호를 출력하는 비교부; 상기 전원단에 연결되어, 기설정된 정전류를 생성하는 전류원부; 상기 비교부의 제1 스위칭 신호에 따라 상기 제1 파워 스위치의 제어단과 상기 전류원부와의 접속을 스위칭하고, 상기 비교부의 제2 스위칭 신호에 따라 상기 제1 파워 스위치의 제어단과 접지와의 접속을 스위칭하는 전류 조절부; 및 상기 전압 검출부에 의한 검출전압과 기설정된 기준전압과의 에러 전압을 증폭하여, 이 증폭된 에러 전압을 상기 제2 파워 스위치에 출력하는 에러 증폭부를 포함한다. 레귤레이터, 소프트 스타트, 전류원, 파워스위치, 부하 커패시터, 충전
Abstract:
본 발명은 동작전압이 각각 다른 전압 제어 발진기와 분주기를 사용하는 위상 동기 루프에서, DC/DC 컨버터를 사용하지 않고 전압 제어 발진기와 분주기를 스택구조로 형성하여 전력 소모를 효율적으로 개선하고, 칩크기를 컴팩트하게 구성할 수 있는 저전력용 스택 구조 위상 동기 루프에 관한 것이다. 본 발명은 사전에 설정된 동작 전원을 공급하는 동작 전원단과 접지단 사이에 위치하여 발진신호를 생성하는 전압 제어 발진기와, 상기 동작 전원단과 상기 접지단 사이에, 상기 전압 제어 발진기와 상호 전기적으로 직렬 연결되어 상기 전압 제어 발진기로부터의 발진신호를 분주한 분주신호를 생성하는 분주기를 포함하고, 상기 전압 제어 발진기 및 분주기는 상기 동작 전원단과 접지단 사이에 흐르는 동작 전류의 전달 경로를 형성하는 것을 특징으로 한다. 저전력(low power), 스택 구조(stack structure), 전압 제어 발진기(voltage controlled oscillator), 분주기(divider), 위상 동기 루프(Phase Locked Loop)