비 휘발성 메모리 소자 및 그의 형성방법
    1.
    发明公开
    비 휘발성 메모리 소자 및 그의 형성방법 有权
    非易失性存储器件及其形成方法

    公开(公告)号:KR1020100081145A

    公开(公告)日:2010-07-14

    申请号:KR1020090000438

    申请日:2009-01-05

    Abstract: PURPOSE: A non-volatile memory device and a method of forming the same are provided to prevent the diffusion of impurity ions into a semiconductor substrate from the p-type floating gate by forming diffusion stop poly pattern under the p-type floating gate. CONSTITUTION: An element isolation film(50) defining an active area(60) is formed in a semiconductor substrate(10). A concave part is formed between the element isolation film and the active area. A floating gate(115) is formed on the active area. A control gate(150) is formed on the floating gate. A diffusion-stop poly pattern(105) is formed in around the floating gate. The diffusion-stop poly pattern is conformally arranged along the concave part.

    Abstract translation: 目的:提供一种非易失性存储器件及其形成方法,以通过在p型浮置栅极下形成扩散阻挡多晶硅图案来防止杂质离子从p型浮置栅极扩散到半导体衬底中。 构成:在半导体衬底(10)中形成限定有源区(60)的元件隔离膜(50)。 在元件隔离膜和有源区之间形成凹部。 浮动栅极(115)形成在有源区域上。 在浮动栅极上形成控制栅极(150)。 在浮动栅极周围形成扩散停止多晶型(105)。 扩散停止多晶型图案沿着凹部保形地布置。

    광대역 무선 통신시스템의 부채널 할당 장치
    2.
    发明公开
    광대역 무선 통신시스템의 부채널 할당 장치 有权
    宽带无线通信系统中的子信道分配设备

    公开(公告)号:KR1020070049781A

    公开(公告)日:2007-05-14

    申请号:KR1020050106931

    申请日:2005-11-09

    Inventor: 고정윤 양장훈

    Abstract: 광대역 무선 통신시스템에서 부채널을 할당하기 위한 장치에 관한 것으로서, 상위 단에서 제공되는 데이터를 채널 코딩(Channel Coding)하는 채널 코딩부와, 부채널 할당 방식에 따른 각각의 부채널 할당 프로세서를 포함하며, 상기 데이터의 부채널 할당 정보에 따라 상기 채널 코딩된 데이터를 프레임 버퍼에 매핑(Mapping)하기 위한 물리 주소를 생성하는 부채널 할당기(Sub-Channel Allocation)와, 상기 생성된 물리주소에 상기 데이터를 매핑시켜 IFFT(Inverse Fast Fourier Transform) 연산기에 제공되는 데이터의 순서를 정렬하는 프레임 버퍼를 포함하여, 변조부분의 활용도가 최대 이용 상태의 시간 평균 약 64%로 유지가 가능하므로 불필요한 프로세서의 전력 소비를 줄이며, 공용 메모리를 사용함으로써 메모리 소요를 최대 이용 대비 30%로 줄여 자원의 낭비를 줄이고, 채널 코딩과 부채널 할당을 병렬적으로 수행하여 전체 처리 시간을 줄일 수 있는 이점이 있다.
    공간분할 다중 방식, 부채널 할당기, 적응안테나 시스템, OFDM

    전자 장치 및 이의 전력 제어 방법
    3.
    发明公开
    전자 장치 및 이의 전력 제어 방법 审中-实审
    电子装置及其功率的方法

    公开(公告)号:KR1020160105209A

    公开(公告)日:2016-09-06

    申请号:KR1020150028583

    申请日:2015-02-27

    CPC classification number: G06F1/266 G06F1/325

    Abstract: 본발명의다양한실시예는전자장치에관한것으로, 전자장치를운용하는프로세서; 상기프로세서에서발생한주변장치(peripheral device)에대한커맨드를관리하여상기주변장치로전달하는커맨드제어부; 및상기커맨드제어부를모니터링하고, 상기모니터링에기반하여상기주변장치의전력모드를결정하며, 상기주변장치가상기결정된전력모드로설정될수 있도록전력제공부및/또는상기주변장치를제어하는전력제어부를포함할수 있다. 다만, 상기실시예에한정되지않으며다른실시예가가능하다.

    Abstract translation: 本发明的各种实施例涉及一种通过提高对外围设备的功率控制的精度来提高整个系统的功率效率的电子设备。 电子设备包括:处理器,用于操作电子设备; 命令控制单元,用于管理从处理器产生的命令,在外围设备上发送命令到外围设备; 以及功率控制单元,用于监视命令控制单元,基于监视确定外围设备的功率模式,并且控制供电单元和/或外围设备以将所述外围设备设置在所确定的功率模式中。 本发明不限于上述实施方式,其他的实施方式也是可能的。

    비 휘발성 메모리 소자 및 그의 형성방법
    4.
    发明授权
    비 휘발성 메모리 소자 및 그의 형성방법 有权
    非易失性存储器件及其形成方法

    公开(公告)号:KR101501741B1

    公开(公告)日:2015-03-11

    申请号:KR1020090000438

    申请日:2009-01-05

    Abstract: 비 휘발성 메모리 소자 및 그의 형성방법을 제공할 수 있다. 이를 위해서, 반도체 기판에 소자 분리막이 배치될 수 있다. 상기 소자 분리막은 반도체 기판의 주 표면으로부터 돌출해서 활성 영역을 한정할 수 있다. 상기 소자 분리막 및 활성 영역 사이의 요부에 확산 저지 폴리 패턴 및 플로팅 게이트를 차례로 형성할 수 있다. 상기 확산 저지 폴리 패턴 및 플로팅 게이트를 덮도록 소자 분리막 상에 컨트롤 게이트가 배치될 수 있다.
    비 휘발성 메모리 소자, 게이트, 확산, 기판

    광대역 무선 통신시스템에서 부채널 할당기를 공유하기위한 장치 및 방법
    5.
    发明授权
    광대역 무선 통신시스템에서 부채널 할당기를 공유하기위한 장치 및 방법 有权
    在宽带无线通信系统中共享子信道分配器的装置和方法

    公开(公告)号:KR101161679B1

    公开(公告)日:2012-07-02

    申请号:KR1020060005740

    申请日:2006-01-19

    Inventor: 고정윤

    Abstract: 공간 분할 다중 접속(Spatial Division Multiple Access) 방식을 사용하는 광대역 무선 통신시스템에서 부채널 할당기를 공유하기 위한 장치 및 방법에 관한 것으로서, 각각의 프레임별로 변조된 심볼을 저장하며, 상기 심볼들의 저장 상태 정보를 제어신호 발생기에 전송하는 변조 심볼 버퍼와, 상기 변조 심볼 버퍼들의 저장상태 정보 값에 따라 상기 부채널 할당기의 출력 신호를 제어하는 제어신호 발생기와, 부채널 할당 정보에 따라 상기 변조된 심볼을 프레임 버퍼에 매핑(Mapping)하기 위한 물리 주소를 생성하여, 상기 제어신호 발생기의 제어에 따라 상기 프레임 버퍼로 전송하는 부채널 할당기(Sub-Channel Allocation)와, 상기 생성된 물리주소에 상기 변조 심볼 버퍼에 저장된 심볼을 매핑시켜 상기 심볼들의 순서를 정렬하는 프레임 버퍼를 포함하여, FPGA(Field-Programmable Gate Array) 또는 ASIC(Applicaiton Specific integrated Circuits) 구현시 필요한 논리 게이트 및 메모리의 수를 줄일 수 있어 자원의 소모를 줄일 수 있는 이점이 있다.
    부채널 할당기, FIFO버퍼, 공간분할 다중 접속 방식, 자원 소모

    광대역 무선 통신시스템의 부채널 할당 장치
    6.
    发明授权
    광대역 무선 통신시스템의 부채널 할당 장치 有权
    宽带无线通信系统中的子信道分配设备

    公开(公告)号:KR101216676B1

    公开(公告)日:2012-12-31

    申请号:KR1020050106931

    申请日:2005-11-09

    Inventor: 고정윤 양장훈

    Abstract: 광대역무선통신시스템에서부채널을할당하기위한장치에관한것으로서, 상위단에서제공되는데이터를채널코딩(Channel Coding)하는채널코딩부와, 부채널할당방식에따른각각의부채널할당프로세서를포함하며, 상기데이터의부채널할당정보에따라상기채널코딩된데이터를프레임버퍼에매핑(Mapping)하기위한물리주소를생성하는부채널할당기(Sub-Channel Allocation)와, 상기생성된물리주소에상기데이터를매핑시켜 IFFT(Inverse Fast Fourier Transform) 연산기에제공되는데이터의순서를정렬하는프레임버퍼를포함하여, 변조부분의활용도가최대이용상태의시간평균약 64%로유지가가능하므로불필요한프로세서의전력소비를줄이며, 공용메모리를사용함으로써메모리소요를최대이용대비 30%로줄여자원의낭비를줄이고, 채널코딩과부채널할당을병렬적으로수행하여전체처리시간을줄일수 있는이점이있다.

    광대역 무선 통신시스템에서 부채널 할당기를 공유하기위한 장치 및 방법
    7.
    发明公开
    광대역 무선 통신시스템에서 부채널 할당기를 공유하기위한 장치 및 방법 有权
    在宽带无线通信系统中共享子信道分配器的装置和方法

    公开(公告)号:KR1020070076637A

    公开(公告)日:2007-07-25

    申请号:KR1020060005740

    申请日:2006-01-19

    Inventor: 고정윤

    CPC classification number: H04W72/0426 H04B7/2603

    Abstract: An apparatus and a method for sharing a subchannel allocator in a broadband wireless communication system are provided to reduce the number of logical gates and memories in implementing an FPGA(Field-Programmable Gate Array) or ASIC(Application Specific Integrated Circuits) by using a single subchannel allocator in common in case an SDMA(Space Division Multiple Access) scheme is used in a broadband wireless communication system. A broadband wireless communication system using an SDMA scheme comprises FIFO buffers(615,635,655), a control signal generator(603), a subchannel allocator(601), and space frame buffers(617,637,657). The FIFO buffers store modulated symbols according to frames, and transmit the storage state information of the symbols to the control signal generator. The control signal generator controls output signals of the subchannel allocator according to the storage state information values of the FIFO buffers. The subchannel allocator creates physical addresses to map the modulated symbols to the space frame buffers according to subchannel allocation information, and transmits them to the space frame buffers according to the control of the control signal generator. The space frame buffers map the symbols stored in the FIFO buffers to the created physical addresses and arrange the symbols in order.

    Abstract translation: 提供了一种用于在宽带无线通信系统中共享子信道分配器的装置和方法,以通过使用单个的方式来减少实现FPGA(现场可编程门阵列)或ASIC(专用集成电路)中的逻辑门和存储器的数量 在宽带无线通信系统中使用SDMA(空分多址)方案的情况下,子信道分配器是共同的。 使用SDMA方案的宽带无线通信系统包括FIFO缓冲器(615,635,655),控制信号发生器(603),子信道分配器(601)和空间帧缓冲器(617,637,657)。 FIFO缓冲器根据帧存储调制符号,并将符号的存储状态信息发送到控制信号发生器。 控制信号发生器根据FIFO缓冲器的存储状态信息值来控制子信道分配器的输出信号。 子信道分配器根据子信道分配信息创建物理地址以将调制符号映射到空间帧缓冲器,并根据控制信号发生器的控制将它们发送到空间帧缓冲器。 空格框缓冲区将存储在FIFO缓冲区中的符号映射到所创建的物理地址,并按顺序排列符号。

Patent Agency Ranking