Abstract:
A phase locked loop and a phase locking method thereof are provided to reduce a time for reaching a target frequency by selecting a frequency range generating an output signal with the target frequency through one phase locked operation. A voltage controlled oscillator(140) generates an output signal with the output frequency within a predetermined frequency range in response to the output voltage of a loop filter(130). The voltage controlled oscillator includes a bank with a plurality of capacitors. An automatic frequency controller(170) operates in response to the output voltage of the loop filter. The automatic frequency controller controls the frequency range by controlling the capacitance of the voltage controlled oscillator for generating the output frequency while the phase locked loop performs the phase locked operation. An output frequency is synchronized with the target frequency according to the controlled frequency range.
Abstract:
A multi-tone generator and a method for generating a multi-tone using the same are provided to reduce a chip size and a manufacturing cost by generating at least two MB-OFDM(Multi-Band Orthogonal Frequency Division Multiplexing) band groups simply. A multi-tone generator includes a first frequency generation unit(210), a second frequency generation unit(220), a third frequency generation unit(230), a channel switch unit(240), a multi-phase filter(250), a frequency divider(260), and an output buffer(270). The first frequency generation unit generates a first differential signal corresponding to a first band frequency of each of at least two band groups. The second frequency generation unit generates a second differential signal corresponding to a second band frequency of each of the frequency band groups. The third frequency generation unit generates a third differential signal corresponding to a third band frequency of each of the frequency band groups. The channel switch unit selects one of the first, second and third differential signals. The multi-phase filter generates a four-phase signal by multi-phase-filtering an output signal of the channel switch unit. The frequency divider divides a frequency of the output signal of the channel switch unit, and generates the frequency-divided four-phase signal. The output buffer unit buffers and outputs at least one of the four-phase signal and the frequency-divided phase signal.
Abstract:
증폭 이득을 조절할 수 있고 선형성을 보장할 수 있는 가변 차동 증폭기, 이 가변 차동 증폭기에 사용되는 가변 축퇴 임피던스 조절장치, 및 가변 축퇴 임피던스 조절방법이 제안된다. 이를 위해 본 발명은 제어 신호에 기초하여 가변 이득 차동 증폭기에 의해 증폭될 차동 신호의 DC 레벨을 조절하고, 이 DC 레벨이 조절된 차동 신호에 기초하여 가변 축퇴 임피던스부의 임피던스를 조절한다. 즉, 가변 축퇴 임피던스부의 임피던스를, DC 레벨이 조절된 차동 입력 신호를 이용하여 변화시킴으로써, 차동 증폭기의 이득을 조절하고 선형성을 확보한다. 가변, 이득, 차동, 증폭기, 축퇴, 임피던스
Abstract:
적어도 2 개의 기준주파수를 이용하여 데이터를 송수신하는 무선 통신 시스템을 위해 기준주파수를 합성하는 장치가 개시된다. 본 발명에 따른 주파수 합성 장치는 국부발진기, 국부발진기로부터 생성된 주파수를 분주하여 적어도 하나의 조정주파수를 생성하는 분주기, 및 국부발진기로부터 생성된 주파수 및 조정주파수를 이용하여 기준주파수를 합성하는 SSB믹서를 포함한다. 따라서, 하드웨어 구조가 간단하며 전력 소요가 증가하지 않고 용이하게 기준주파수 신호를 합성할 수 있다. 광대역, 주파수 합성 장치, SSB 발생장치, 국부발진기
Abstract:
A structure of a radio frequency (RF) variable capacitor to increase a quality factor while using a CMOS process and a method of manufacturing the same. The structure of the RF variable capacitor having a variable range of capacitance between a first minimum value and a first maximum value includes a first capacitor, which has a variable range of capacitance between a second minimum value greater than the first minimum value and a second maximum value greater than the first maximum value, and a second capacitor, which is connected in series to the first capacitor and has capacitance of a fixed value.
Abstract:
PURPOSE: An RFID system including an operation method of an RFID device and the RFID device is provided to improve data storage efficiency of the RFID device and system by partitioning data to save according to storage capacity of an RFID tag and saving partitioned data in the RFID tag. CONSTITUTION: An RFID(Radio Frequency ID) device(100) accesses RFID tags(200,300). The RFID device compares the size of data to save in an RFID tag and storage capacity of the RFID tag. If the size of data to save is bigger than the storage capacity of the RFID tag, the RFID device partitions the data to save. If the size of data to save is smaller than the storage capacity of the RFID tag, the RFID device writes the data to save in one tag. The RFID device writes data division information in each RFID tag.
Abstract:
본 발명은 CMOS 증폭기에서 저주파 플리커 노이즈(low frequency flicker noise)를 감소시키는 MOSFET 회로 구조 및 상기 MOSFET 회로 구조를 채용한 CMOS 증폭기에 관한 것이다. 본 발명에 따른 MOSFET 소자를 구현하는 회로 구조는, 제1 클럭 신호를 입력 받는 제1 신호 입력부; 상기 제1 클럭 신호와 반대의 위상을 갖는 제2 클럭 신호를 입력 받는 제2 신호 입력부; 제어 전압(Vp)을 입력 받는 제어 전압 입력부; 상기 제1 신호 입력부와 연결된 제1 MOSFET 및 상기 제2 신호 입력부와 연결된 제2 MOSFET; 상기 제1 클럭 신호가 소정의 문턱(threshold) 전압 이상인 경우 상기 제어 전압(Vp)이 상기 제1 MOSFET으로 인가되도록 스위칭하는 제1 스위칭부; 및 상기 제2 클럭 신호가 상기 문턱 전압 이상인 경우 상기 제어 전압(Vp)이 상기 제2 MOSFET으로 인가되도록 스위칭하는 제2 스위칭부를 포함하는 것을 특징으로 한다. CMOS, 저주파 플리커 노이즈, 증폭기, MOSFET
Abstract:
A method and a system for a self-calibrating voltage controlled oscillator are provided automatically to output a signal vibrated at desired frequency by controlling band selection, gain tuning and phase locked loop of a VCO. A system for a self-calibrating voltage controlled oscillator includes a VCO(250) and a mode controller(240). The VCO(Voltage Controlled Oscillator) generates an oscillation signal according to control signals for respective modes. The mode controller generates the control signals for the modes according to a frequency comparison result between first and second clock signals. The second clock signal is generated by dividing a frequency of the oscillation signal. The modes include an automatic band selecting mode, an automatic gain tuning mode, and a phase locking mode.
Abstract:
저전압 디지털 CMOS 공정에서 다른 문턱 전압을 가지는 MOSFET들을 이용한 적층형 CMOS 커런트 미러가 개시된다. 본 적층형 CMOS 커런트 미러는 소스 및 게이트가 제1 입력 전류단에 접속된 제1 MOS 트랜지스터, 소스가 제1 MOS 트랜지스터의 드레인에 접속되고, 게이트는 제1 MOS 트랜지스터의 게이트에 접속되고, 드레인은 접지전원에 접속된 제2 MOS 트랜지스터, 드레인이 제2 입력 전류단에 접속되고, 게이트가 제1 MOS 트랜지스터의 소스 및 게이트에 접속된 제3 MOS 트랜지스터, 및 드레인이 제3 MOS 트랜지스터의 소스에 접속되고, 게이트는 제1 MOS 트랜지스터의 소스 및 게이트에 접속되며, 소스는 접지전원에 접속된 제4 MOS 트랜지스터를 구비한다. 이에 의해, 최소 포화 동작 전압의 최소화 및 출력 전압 스윙 범위의 확보의 두 가지 요건을 모두 만족하여, 커런트 미러의 저전압 구동이 가능해질 뿐만 아니라 선형성이 증가하게 된다. 문턱 전압, MOSFET, 적층형 CMOS 커런트 미러, 저전압, 디지털 CMOS 공정