Abstract:
PURPOSE: A method for manufacturing an image sensor is provided to improve light concentration efficiency by forming micro lenses with a different radius of curvature along a unit pixel area. CONSTITUTION: A first pattern is formed on a first pixel area. A second pattern is formed on a second pixel area. A sub micro lens(172r) is formed on the first pixel area by the reflow of the first and second patterns. A first micro lens(174B) is formed on the second pixel area. A third pattern is formed on the sub micro lens. A second micro lens(176R) is formed by the reflow of the third pattern. The second micro lens covers the sub micro lens.
Abstract:
A structure for fixing an electronic expansion valve and an air conditioner having the same are provided to prevent the deterioration of refrigerant control performance resulted from the introduction of condensed water between a body part and a step motor by fixing the electronic expansion valve with a predetermined inclination with respect to the gravity direction. In an electronic expansion valve fixing structure, electronic expansion valves(30) are mounted with a predetermined inclination with respect to the gravity direction, wherein a bracket(40) has securing parts formed with a predetermined inclination for holding the electronic expansion valves at their mounting position, wherein the securing part is formed by the number of the electronic expansion valves.
Abstract:
본 발명은 CMOS 증폭기에서 저주파 플리커 노이즈(low frequency flicker noise)를 감소시키는 MOSFET 회로 구조 및 상기 MOSFET 회로 구조를 채용한 CMOS 증폭기에 관한 것이다. 본 발명에 따른 MOSFET 소자를 구현하는 회로 구조는, 제1 클럭 신호를 입력 받는 제1 신호 입력부; 상기 제1 클럭 신호와 반대의 위상을 갖는 제2 클럭 신호를 입력 받는 제2 신호 입력부; 제어 전압(Vp)을 입력 받는 제어 전압 입력부; 상기 제1 신호 입력부와 연결된 제1 MOSFET 및 상기 제2 신호 입력부와 연결된 제2 MOSFET; 상기 제1 클럭 신호가 소정의 문턱(threshold) 전압 이상인 경우 상기 제어 전압(Vp)이 상기 제1 MOSFET으로 인가되도록 스위칭하는 제1 스위칭부; 및 상기 제2 클럭 신호가 상기 문턱 전압 이상인 경우 상기 제어 전압(Vp)이 상기 제2 MOSFET으로 인가되도록 스위칭하는 제2 스위칭부를 포함하는 것을 특징으로 한다. CMOS, 저주파 플리커 노이즈, 증폭기, MOSFET
Abstract:
A control unit for a multi-airconditioner is provided to couple upper and lower plates together by using coupling elements rather than carrying out spot-welding, thereby simplifying molds for the upper and lower plates and omitting the welding procedure. A control unit for a multi-airconditioner includes a control plate(110) coupled with a main board casing and mounted with a plurality of electric parts electrically connected to a main board. The control plate includes an upper plate(120) having a first panel(121) coupled with the main board casing and a second panel(122) extended from the first panel and folded with a downward inclination, and a lower plate(130) detachably coupled with the second panel by using coupling elements(129) such as screws, rivets, or pins.
Abstract:
A control unit of a multi air conditioner is provided to combine a control plate with a relay housing without using a connecting member and to prevent a relay housing from being interrupted by electronic components when the relay housing is combined by improving combining structure and position of the control plate and the relay housing. A control unit of a multi air conditioner includes a main board, a main board casing receiving the main board, a control plate(10) connected to the main board and provided with a plurality of electronic components electrically coupled to the main board, a relay housing combined with the control plate and receiving a relay module, a hook part(21) provided to any one of the control plate and relay housing, and a hook groove provided to any one of the control plate and relay housing and engaged with the hook part.
Abstract:
A method and an apparatus for reducing a flicker noise in a CMOS amplifier are provided to improve a signal reception performance of a communication system by processing continuous signals irrespective of reception timings of 2-phase clock signals. An apparatus for reducing a flicker noise in a CMOS(Complementary Metal Oxide Semiconductor) amplifier includes a load circuit(610), a signal input circuit(620), and a switch-bias circuit(630). The load circuit is connected to a first voltage source. The signal input circuit is connected to the load circuit and receives two input signals. The switch-bias circuit is connected between a second voltage source and the signal input circuit. The signal input circuit includes two pairs of MOSFETs(Metal Oxide Semiconductor Field Effect Transistors), which receive two input signals simultaneously. The switch-bias circuit receives the input signals, amplifies the received signals, and outputs the amplified signal through two contact nodes, where the MOSFETs are connected to the load circuit.
Abstract:
본 발명은 지수함수를 생성하기 위한 지수함수 생성장치를 제안한다. 종래 지수함수 생성장치는 UWB 통신 시스템을 지원할 수 있는 입력전류에 대한 출력 전류의 비인 이득(dB)의 선형 구간이 충분히 확보할 수 없었다. 일반적으로 UWB 통신 시스템을 지원하기 위해서는 약 60dB정도의 선형 구간이 확보되어야 한다. 본 발명은 종래 지수함수 생성장치의 문제점을 해결하기 위해 새로운 지수함수를 근사적으로 표현한 수식을 제안하고, 제안한 수식을 구현할 수 있는 지수함수 생성장치를 제안한다. 즉, 본원 발명에서 제안하는 지수함수 생성장치에 의해 UWB에서 요구하는 약 60dB의 선형구간을 얻을 수 있으며, 지수함수 생성장치를 CMOS 형태로 구현하므로 지수함수 생성장치의 소형화 및 동작 제어를 간단히 수행할 수 있게 된다. 지수 함수, UWB, CMOS, 이득
Abstract:
A differential amplifier and an active load for the same are provided to compensate the variation of a common mode operation voltage according to process variation and to set the common mode operation voltage of the differential amplifier, by providing a feedback current with a negative feedback loop. A differential input part generates a differential current according to a differential input signal. An active load generates a differential output signal according to the differential current. The active load includes a first and a second active load part(510,520) including a first and a second negative feedback loop and generating the differential output signal by acting as a load to the differential current, and a common mode feedback part(530) including a feedback current source providing a feedback current and forming a common mode feedback path by providing the feedback current to the first and the second active load part.
Abstract:
저전압 디지털 CMOS 공정에서 다른 문턱 전압을 가지는 MOSFET들을 이용한 적층형 CMOS 커런트 미러가 개시된다. 본 적층형 CMOS 커런트 미러는 소스 및 게이트가 제1 입력 전류단에 접속된 제1 MOS 트랜지스터, 소스가 제1 MOS 트랜지스터의 드레인에 접속되고, 게이트는 제1 MOS 트랜지스터의 게이트에 접속되고, 드레인은 접지전원에 접속된 제2 MOS 트랜지스터, 드레인이 제2 입력 전류단에 접속되고, 게이트가 제1 MOS 트랜지스터의 소스 및 게이트에 접속된 제3 MOS 트랜지스터, 및 드레인이 제3 MOS 트랜지스터의 소스에 접속되고, 게이트는 제1 MOS 트랜지스터의 소스 및 게이트에 접속되며, 소스는 접지전원에 접속된 제4 MOS 트랜지스터를 구비한다. 이에 의해, 최소 포화 동작 전압의 최소화 및 출력 전압 스윙 범위의 확보의 두 가지 요건을 모두 만족하여, 커런트 미러의 저전압 구동이 가능해질 뿐만 아니라 선형성이 증가하게 된다. 문턱 전압, MOSFET, 적층형 CMOS 커런트 미러, 저전압, 디지털 CMOS 공정