표시 장치 및 그 구동 방법
    1.
    发明授权
    표시 장치 및 그 구동 방법 有权
    显示装置及其驱动方法

    公开(公告)号:KR101171188B1

    公开(公告)日:2012-08-06

    申请号:KR1020050111726

    申请日:2005-11-22

    Abstract: 본 발명은 표시 장치에 대한 것으로, 이 장치는 복수의 주사 신호선, 상기 주사 신호선과 교차하는 복수의 데이터선, 상기 주사 신호선 및 상기 데이터선과 연결되어 있는 스위칭 트랜지스터, 상기 스위칭 트랜지스터와 연결되어 있는 구동 트랜지스터, 그리고 상기 구동 트랜지스터와 연결되어 있는 발광 소자를 포함하는 복수의 화소, 데이터 전압을 상기 데이터선에 인가하는 데이터 구동부, 그리고 적어도 3 개의 서로 다른 전압 레벨을 가지는 주사 신호를 상기 주사 신호선에 인가하는 주사 구동부를 포함한다. 따라서 구동 트랜지스터로 역바이어스 전압을 공급함으로써 구동 트랜지스터의 문턱 전압의 변화를 방지하고, 구동 트랜지스터에 역바이어스 전압이 공급된 때 스위칭 트랜지스터의 제어 단자의 전압을 낮춰줌으로써 누설 전류를 감소시킬 수 있다.
    유기 발광 표시 장치, 문턱 전압, 임펄시브 효과, 주사 구동부

    Abstract translation: 用于显示装置的本发明,该设备包括多个扫描信号线,多条数据线,扫描信号线以及连接到所述开关晶体管的驱动晶体管,连接到所述数据线交叉的栅线的开关晶体管 并且,连接到驱动晶体管的发光元件,用于向数据线施加数据电压的数据驱动器以及用于向扫描信号线施加具有至少三个不同电压电平的扫描信号的扫描驱动器, 和一个驱动单元。 因此,有可能通过向驱动晶体管提供一个反向偏置电压防止了在驱动晶体管的阈值电压的变化,通过当反向偏置电压被施加到驱动晶体管给予较低的开关晶体管的控制端子的电压,以减少漏电流。

    박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
    2.
    发明授权
    박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치 失效
    薄膜晶体管阵列面板和液晶显示器,包括面板

    公开(公告)号:KR101133760B1

    公开(公告)日:2012-04-09

    申请号:KR1020050004271

    申请日:2005-01-17

    Abstract: 본 발명의 실시예에 따른 박막 트랜지스터 표시판은 기판, 기판 위에 형성되어 있는 게이트선, 게이트선과 절연되어 교차하고 있는 데이터선, 데이터선과 나란하게 뻗어 있는 용량성 보조 전극, 각각의 게이트선 및 데이터선과 연결되어 있으며, 드레인 전극을 가지는 박막 트랜지스터, 데이터선과 나란하게 뻗어 용량성 보조 전극과 중첩하며, 드레인 전극과 연결되어 있는 용량성 결합 전극, 그리고 드레인 전극과 연결되어 있는 제1 화소 전극과 용량성 보조 전극과 연결되어 있는 제2 화소 전극을 가지는 화소 전극을 포함한다.
    액정표시장치, 용량성결합, 화소 전극, 결합전극, 시인성

    다중 도메인 박막 트랜지스터 표시판
    3.
    发明授权
    다중 도메인 박막 트랜지스터 표시판 有权
    多域薄膜晶体管阵列

    公开(公告)号:KR101112543B1

    公开(公告)日:2012-03-13

    申请号:KR1020040089246

    申请日:2004-11-04

    Abstract: 본 발명의 실시예에 따른 박막 트랜지스터 표시판에는 절연 기판 위에 게이트선과 게이트선으로부터 분리되어 있는 용량성 보조 전극이 형성되어 있고, 게이트선과 절연되어 교차하고 있는 데이터선이 형성되어 있다. 게이트선 및 데이터선과 연결되어 있으며 드레인 전극을 가지는 박막 트랜지스터와 드레인 전극에 연결되어 있고 용량성 보조 전극과 중첩하는 용량성 결합 전극이 형성되어 있는 절연 기판 상부에는 드레인 전극과 연결되어 있는 제1 화소 전극과 용량성 보조 전극과 연결되어 있는 제2 화소 전극을 포함하는 화소 전극이 형성되어 있다. 이때, 화소 전극은 다수의 소 영역으로 분할하는 절개부를 가지는데, 드레인 전극, 용량성 보조 전극 및 용량성 결합 전극 등과 같은 박막으로 가리지 않은 소 영역은 대칭 구조를 가진다.
    액정표시장치, 용량성결합, 화소 전극, 결합전극, 시인성, 대칭구조

    액정 표시 장치 및 그 제조 방법
    4.
    发明授权
    액정 표시 장치 및 그 제조 방법 有权
    液晶显示装置及其制造方法

    公开(公告)号:KR100997979B1

    公开(公告)日:2010-12-02

    申请号:KR1020080040512

    申请日:2008-04-30

    CPC classification number: G02F1/13394 G02F1/136213 H01L27/1214

    Abstract: 본 발명은 제1 기판, 상기 제1 기판 위에 형성되어 있는 박막 트랜지스터, 상기 박막 트랜지스터와 연결되어 있는 화소 전극, 상기 제1 기판과 마주하는 제2 기판, 상기 제2 기판 위에 형성되어 있으며 상기 박막 트랜지스터와 중첩하는 제1 간격재, 상기 제2 기판 위에 형성되어 있으며 상기 화소 전극과 중첩하는 제2 간격재, 상기 제2 기판, 상기 제1 간격재 및 상기 제2 간격재 위에 형성되어 있는 공통 전극, 그리고 상기 제1 기판과 상기 제2 기판 사이에 개재되어 있는 액정층을 포함하고, 상기 화소 전극과 상기 제2 간격재 위에 위치한 공통 전극은 유지 축전기를 형성하는 액정 표시 장치 및 그 제조 방법에 관한 것이다.
    액정 표시 장치, 유지 축전기, 색 필터, 개구율

    Abstract translation: 薄膜晶体管包括第一基板,形成在第一基板上的薄膜晶体管,连接到薄膜晶体管的像素电极,面对第一基板的第二基板, 第二间隔部件,形成在第二基板上并且与像素电极重叠,形成在第二基板上的公共电极,第一间隔部件和第二间隔部件, 以及介于第一基板和第二基板之间的液晶层,其中位于像素电极和第二间隙部件上的公共电极形成存储电容器,以及制造液晶显示装置的方法 。

    액정 표시 장치
    5.
    发明授权
    액정 표시 장치 有权
    液晶显示器

    公开(公告)号:KR100997965B1

    公开(公告)日:2010-12-02

    申请号:KR1020030066483

    申请日:2003-09-25

    Inventor: 신경주 채종철

    CPC classification number: G02F1/133514 G02F2201/52 G09G2300/0452

    Abstract: 절연 기판; 절연 기판 위에 행 방향으로 형성되어 있는 복수개의 게이트선; 절연 기판 위에 열 방향으로 형성되어 있으며 게이트선과 절연되어 교차하고 있는 복수개의 데이터선; 게이트선 및 데이터선에 연결되어 있는 복수개의 스위칭 소자; 스위칭 소자에 연결되어 있는 복수개의 화소 전극을 포함하고, 화소 전극에 대응되는 적색 화소, 녹색 화소, 청색 화소 및 흰색 화소로 이루어지는 도트가 연속적으로 배열되어 있으며, 적색 화소 전극, 녹색 화소 전극, 청색 화소 전극 및 흰색 화소 전극은 각각 적색 화소, 녹색 화소, 청색 화소 및 흰색 화소에 대응하며, 각 화소의 채널의 폭과 길이의 비율을 W/L 이라 할 때, 도트 내의 적색 화소 및 녹색 화소와 청색 화소 및 흰색 화소간의 전체 용량의 비, 액정 용량의 비, 유지 용량의 비, 기생 용량의 비 및 W/L의 비가 모두 동일한 액정 표시 장치.
    비대칭, RGBW

    Abstract translation: 绝缘基板; 在绝缘基板上沿行方向形成的多条栅极线; 多条数据线,形成在绝缘基板上的列方向上并与栅极线绝缘并相交; 多个开关元件,连接到栅极线和数据线; 与像素电极对应的红色像素,绿色像素,蓝色像素和白色像素连续排列,并且红色,绿色和蓝色像素, 电极和白色像素电极分别对应于红色像素,绿色像素,蓝色像素和白色像素,并且当每个像素的宽度与长度的比率是W / L时, 白色像素之间的总容量,液晶容量的比率,存储容量的比率,寄生电容的比率和比率W / L之比。

    표시장치
    6.
    发明授权
    표시장치 失效
    显示设备

    公开(公告)号:KR100983518B1

    公开(公告)日:2010-09-24

    申请号:KR1020040003540

    申请日:2004-01-17

    Abstract: 표시장치에서, 표시패널은 광 발생부로부터의 제1 광 또는 외부로부터의 제2 광을 제공받고, 제1 구동부로부터의 패널 구동신호에 응답하여 영상을 표시한다. 감지부는 표시패널에 배치되고 제2 광의 광량에 대응하는 감지신호를 출력한다. 제2 구동부는 감지신호와 기 설정된 임계값을 비교하고 비교 결과에 따라 광 발생부를 구동하는 구동신호를 출력한다. 감지부는 제2 광에 응답하여 감지신호를 출력하는 센싱 트랜지스터, 감지신호에 대응하는 전압을 충전하는 스토리지 커패시터, 스토리지 커패시터에 충전된 전압이 리드아웃되는 리드아웃배선 및 리드아웃배선의 상부에서 리드아웃배선을 보호하는 쉴드 배선을 포함한다. 따라서, 표시장치의 소비전력을 절감할 수 있으면서, 신호 왜곡을 방지할 수 있다.

    액정 표시 장치
    7.
    发明授权
    액정 표시 장치 有权
    液晶显示器

    公开(公告)号:KR100870005B1

    公开(公告)日:2008-11-21

    申请号:KR1020020012121

    申请日:2002-03-07

    CPC classification number: G02F1/13624 G02F1/133707 G02F1/1343 G02F1/134336

    Abstract: 절연 기판 위에 게이트선이 형성되어 있고, 게이트선과 교차하도록 데이터선이 형성되어 있다. 게이트선과 데이터선은 서로 절연되어 있으며 이들이 교차하여 이루는 화소 영역에는 게이트 전극, 소스 전극 및 드레인 전극의 3단자를 가지는 박막 트랜지스터가 2개 형성되어 있고, 방향 제어 전극과 화소 전극이 각각 형성되어 있다. 이 때, 두 개의 박막 트랜지스터 중 제1 박막 트랜지스터는 화소 전극을 스위칭하기 위한 것이고, 제2 박막 트랜지스터는 방향 제어 전극을 스위칭하기 위한 것이다. 제1 박막 트랜지스터의 게이트 전극, 소스 전극 및 드레인 전극은 각각 해당 화소단의 게이트선, 데이터선 및 화소 전극에 연결되어 있고, 제2 박막 트랜지스터의 게이트 전극, 소스 전극 및 드레인 전극은 각각 전단의 게이트선 및 데이터선에 연결되어 있다. 방향 제어 전극은 액정 분자의 선경사(pre-tilt)를 제어하기 위한 방향 제어 전압을 인가받아 대향 전극과의 사이에 방향 제어 전계를 형성한다.
    액정표시장치, 도메인, 개구부, 방향 제어 전극, 박막트랜지스터

    Abstract translation: 栅极线形成在绝缘基板上,并且数据线形成为与栅极线交叉。 栅极线和数据线彼此分离,并且它们包括构成交叉点的栅电极的像素区域,并且具有所述源电极的第三端子和所述漏电极中的2上形成的薄膜晶体管,一个方向控制电极和像素电极,分别形成。 此时,两个薄膜晶体管中的第一薄膜晶体管用于切换像素电极,第二薄膜晶体管用于切换方向控制电极。 第一栅电极,源电极和分别与薄膜晶体管的漏极电极和连接至所述栅极线,所述数据线和所述像素的像素电极,但是,第二栅电极,源电极和所述薄膜晶体管的每一个的前端部的所述栅极的漏极电极 线和数据线。 方向控制电极接收用于控制液晶分子的预倾斜的方向控制电压,并与对电极形成方向控制电场。

    유기 전계발광 표시 장치와 그 구동 방법
    8.
    发明授权
    유기 전계발광 표시 장치와 그 구동 방법 有权
    有机电致发光显示及其驱动方法

    公开(公告)号:KR100870004B1

    公开(公告)日:2008-11-21

    申请号:KR1020020012510

    申请日:2002-03-08

    Abstract: 본 발명은 구동용 박막 트랜지스터의 특성 편차를 보상할 수 있는 유기 전계발광 표시 장치와 그 구동 방법에 관한 것이다.
    본 발명에 따른 화소 회로는 유기 EL 소자, 제1 및 제2 스위칭 소자, 구동용 박막 트랜지스터 및 캐패시터를 포함한다. 제1 스위칭 소자는 주사선에 인가되는 선택 신호에 응답하여 데이터선에 인가되는 데이터 전압을 스위칭하며, 제2 스위칭 소자는 보상선에 인가되는 보상 신호에 응답하여 구동용 박막 트랜지스터의 게이트와 드레인을 연결한다. 구동용 박막 트랜지스터는 제1 스위칭 소자를 통해 게이트에 입력되는 데이터 전압에 대응하여 유기 전계 발광 소자에 전류를 공급하며, 캐패시터는 구동용 박막 트랜지스터의 게이트에 인가되는 데이터 전압을 소정 시간 유지한다. 이때 데이터 전압을 인가하기 전에 보상 신호를 보상선에 인가하여 구동용 박막 트랜지스터의 게이트와 드레인을 연결하여 트랜지스터의 특성 편차를 보상하고, 이후에 보상 신호를 차단하고 데이터선에 데이터 전압을 인가한다.
    유기 전계발광 소자, 트랜지스터, 특성 편차 보상, 보상 신호

    표시 장치
    9.
    发明公开
    표시 장치 无效
    显示设备

    公开(公告)号:KR1020080091544A

    公开(公告)日:2008-10-14

    申请号:KR1020070034512

    申请日:2007-04-09

    Abstract: A display device is provided to prevent the light leakage generated at a boundary portion between color filters and increase the aperture ratio, by forming a light-blocking pattern correspondingly to a boundary portion between adjacent pixel electrodes. A display substrate(200) includes a thin film transistor layer(210), a color filter layer(220) formed on the thin film transistor layer, pixel electrodes(230) formed on the color filter layer correspondingly to respective pixels, and first light-blocking patterns(240) formed within the thin film transistor layer. Each of the first light-blocking patterns is disposed at a boundary portion between adjacent pixel electrodes. A counterpart substrate(300) includes a black matrix(320) partially formed correspondingly to boundary portions between the pixel electrodes, and a common electrode(330) facing the pixel electrodes. A liquid crystal layer(400) is disposed between the display substrate and the counterpart substrate. A portion of the black matrix corresponding to the first light-blocking pattern is opened.

    Abstract translation: 通过形成与相邻的像素电极之间的边界部分相对应的遮光图案,来提供显示装置,以防止在滤色器之间的边界部分处产生的光泄漏并增加开口率。 显示基板(200)包括薄膜晶体管层(210),形成在薄膜晶体管层上的滤色器层(220),与各像素对应地形成在滤色器层上的像素电极(230)和第一光 形成在薄膜晶体管层内的阻挡图案(240)。 每个第一遮光图案设置在相邻像素电极之间的边界部分。 对应基板(300)包括对应于像素电极之间的边界部分部分地形成的黑矩阵(320)和面对像素电极的公共电极(330)。 液晶层(400)设置在显示基板和对置基板之间。 对应于第一遮光图案的黑色矩阵的一部分被打开。

    식각 마스크 제조 방법
    10.
    发明公开
    식각 마스크 제조 방법 无效
    蚀刻掩模的方法

    公开(公告)号:KR1020080081671A

    公开(公告)日:2008-09-10

    申请号:KR1020070022013

    申请日:2007-03-06

    CPC classification number: G03F1/32 G03F1/144 H01L27/1214 H01L27/1288

    Abstract: A method for manufacturing an etching mask is provided to install a light blocking layer having a voltage lower than a threshold voltage in an array substrate to minimize a voltage difference between the light blocking layer and a line adjacent to the light blocking layer when there is an inflow of static electricity, thereby preventing the short circuit of a data line caused by an increase of the voltage difference between the light blocking layer and the adjacent line to improve the yield of the product. A method for manufacturing an etching mask comprises the following steps of: forming a semi-transparent layer(140) for blocking light partially on the upper surface of a transparent substrate(110); forming a light blocking layer for blocking the light on the upper surface of the semi-transparent layer; patterning the light blocking layer to form a first patter layer; and patterning a part exposed by the first pattern layer in the semi-transparent layer to form a second pattern layer.

    Abstract translation: 提供了一种用于制造蚀刻掩模的方法,以在阵列衬底中安装具有低于阈值电压的电压的遮光层,以便当存在一个遮光层时,使遮光层与邻近遮光层的线之间的电压差最小化 流入静电,从而防止由于遮光层和相邻线之间的电压差的增加引起的数据线短路,以提高产品的产量。 一种用于制造蚀刻掩模的方法包括以下步骤:在透明基板(110)的上表面上部分地形成用于阻挡光的半透明层(140); 形成用于阻挡所述半透明层的上表面上的光的遮光层; 图案化阻光层以形成第一图案层; 以及将由半透明层中的第一图案层露出的部分图案化以形成第二图案层。

Patent Agency Ranking