-
公开(公告)号:KR100691362B1
公开(公告)日:2007-03-12
申请号:KR1020040105009
申请日:2004-12-13
Applicant: 삼성전자주식회사
Inventor: 안정아
IPC: G09G3/36
CPC classification number: G09G3/3685 , G09G3/3696 , G09G2320/0276
Abstract: 분할형 디지털/아날로그 컨버터 및 이를 구비하는 표시 장치의 소스 드라이버가 개시되어 있다. 분할형 디지털/아날로그 컨버터는, 다수의 감마 기준 전압 중 제 1 비선형 구간의 감마 기준 전압들을 인가받고, 외부로부터 입력되는 N비트의 디지털 데이터의 선택에 따라 상기 제 1 비선형 구간의 감마 기준 전압들 중 어느 하나를 선택하여 출력하는 제 1 풀 타입 디코더와; 상기 다수의 감마 기준 전압 중 제 2 비선형 구간의 감마 기준 전압들을 인가받고, 상기 외부로부터 입력되는 N비트의 디지털 데이터의 선택에 따라 상기 제 2 비선형 구간의 감마 기준 전압들 중 어느 하나를 선택하여 출력하는 제 2 풀 타입 디코더와; 상기 다수의 감마 기준 전압 중 선형 구간의 감마 기준 전압들을 4계조 마다 하나씩 인가받고, 상기 외부로부터 입력되는 N비트의 디지털 데이터에 의하여 선택되는 감마 기준 전압을 만들기 위한 4개의 감마 기준 전압을 선택하여 출력하는 쿼터 타입 디코더; 및 상기 쿼터 타입 디코더로부터 출력되는 4개의 감마 기준 전압의 평균 전압을 출력하는 평균 앰프로 구성된다. 따라서, 풀 타입 디코딩과 쿼터 타입 디코딩의 장점을 살릴 수 있다.
-
公开(公告)号:KR1020130031561A
公开(公告)日:2013-03-29
申请号:KR1020110095211
申请日:2011-09-21
Applicant: 삼성전자주식회사
IPC: G09G3/36
CPC classification number: G09G3/3614 , G09G3/36 , G09G3/3688 , G09G2300/0871 , G09G2310/0291 , G09G2320/0204 , H03F2200/375
Abstract: PURPOSE: A display device and an offset canceling method are provided to efficiently cancel an offset by a chopping operation after coinciding offset directions. CONSTITUTION: Offset directions of amplifiers coincide(S110). The offsets of the amplifiers are canceled by a chopping operation(S120). 0V is inputted to a first terminal and a second terminal of the amplifier, respectively. Data corresponding to each output terminal of the amplifiers is latched. Each type of the amplifiers is set by determining the first terminal and the second terminal to a positive input terminal and a negative input terminal.
Abstract translation: 目的:提供显示装置和偏移消除方法,以便在偏移方向一致之后通过斩波操作有效地消除偏移。 构成:放大器的偏移方向一致(S110)。 通过斩波操作来消除放大器的偏移(S120)。 0V分别输入到放大器的第一端子和第二端子。 对应于放大器的每个输出端子的数据被锁存。 通过将第一端子和第二端子确定到正输入端子和负输入端子来设置每种类型的放大器。
-
公开(公告)号:KR1020090093440A
公开(公告)日:2009-09-02
申请号:KR1020080018957
申请日:2008-02-29
Applicant: 삼성전자주식회사
CPC classification number: H03M1/664 , G09G3/3688 , G09G2310/027
Abstract: A digital to analog converter, a source driver and a liquid crystal display apparatus are provided to implement the high resolution by supplying the gamma voltage which is independent according to the channel. A digital to analog converter(360) comprises a decoder(410), gamma reference voltage decoding units(420,430) and active resistance string part(440). The decoder selects the second gamma voltages of (N-2-P) multiplication of 2 and supplies. The reference voltage decoding unit supplies the first and second gamma reference voltages. The active resistance string part is comprised of transistors. The transistor corresponds to a part among the second gamma voltages and has the same gate-source voltage. The source driver comprises a register part, a shift transistor part, a data latch part, a digital to analog converting part and an output buffer.
Abstract translation: 提供数模转换器,源极驱动器和液晶显示装置,通过提供根据通道独立的伽马电压来实现高分辨率。 数模转换器(360)包括解码器(410),伽马参考电压解码单元(420,430)和有源电阻串部分(440)。 解码器选择(N-2-P)乘以2的第二伽马电压和电源。 参考电压解码单元提供第一和第二伽马参考电压。 有源电阻串部分由晶体管组成。 晶体管对应于第二伽马电压中的一部分,并且具有相同的栅源电压。 源极驱动器包括寄存器部分,移位晶体管部分,数据锁存部分,数模转换部分和输出缓冲器。
-
公开(公告)号:KR101901869B1
公开(公告)日:2018-09-28
申请号:KR1020110117160
申请日:2011-11-10
Applicant: 삼성전자주식회사
IPC: G09G3/36
CPC classification number: G09G3/3688 , G09G2330/04
Abstract: 디스플레이구동장치가개시된다. 본발명의실시예에따른디스플레이구동장치는, 계조전압을버퍼링하여각각제1 구동전압및 제2 구동전압을생성하는제1 버퍼및 제2 버퍼를포함하는구동부, 각각인가받은전압을외부로출력하는제1 출력패드및 제2 출력패드를포함하는출력부, 상기제1 구동전압및 상기제2 구동전압을각각상기제1 출력패드및 상기제2 출력패드에인가하는제1 데이터구동패스와제2 데이터구동패스및 상기제1 출력패드와상기제2 출력패드를연결하는차지쉐어패스를구비한출력제어부를포함하고, 상기제1 데이터구동패스, 상기제2 데이터구동패스는각각제1 ESD(Electo-Static discharge) 보호소자를포함하고, 상기차지쉐어패스는상기제1 데이터구동패스및 상기제2 데이터구동패스와는별도로제2 ESD 보호소자를포함한다. 상기디스플레이구동장치는 ESD 저항을분리배치하여 ESD 보호기능을강화하면서도출력특성을저하시키지않는다.
-
公开(公告)号:KR1020130051806A
公开(公告)日:2013-05-21
申请号:KR1020110117160
申请日:2011-11-10
Applicant: 삼성전자주식회사
IPC: G09G3/36
CPC classification number: G09G3/3688 , G09G2330/04
Abstract: PURPOSE: A display driving device and a display system capable of improving an ESD protection function are provided to enhance a charge sharing function by sharing charges between channel shifting paths in a charge sharing section. CONSTITUTION: A driving unit(10) includes a first buffer generating a first driving voltage and a second buffer generating a second driving voltage. An output unit(20) includes a first output pad and a second output pad to output voltages to the outside. A first data driving path(DP1) and a second data driving path(DP2) apply the first driving voltage and the second driving voltage to the first output pad and the second output pad, respectively. An output control unit(30) includes a charge sharing path to connect the first output pad to the second output pad.
Abstract translation: 目的:提供能够改善ESD保护功能的显示驱动装置和显示系统,以通过在电荷共享部分中的信道移动路径之间共享电荷来增强电荷共享功能。 构成:驱动单元(10)包括产生第一驱动电压的第一缓冲器和产生第二驱动电压的第二缓冲器。 输出单元(20)包括第一输出垫和第二输出垫以向外部输出电压。 第一数据驱动路径(DP1)和第二数据驱动路径(DP2)分别将第一驱动电压和第二驱动电压施加到第一输出焊盘和第二输出焊盘。 输出控制单元(30)包括用于将第一输出焊盘连接到第二输出焊盘的电荷共享路径。
-
公开(公告)号:KR1020060066417A
公开(公告)日:2006-06-16
申请号:KR1020040105009
申请日:2004-12-13
Applicant: 삼성전자주식회사
Inventor: 안정아
IPC: G09G3/36
CPC classification number: G09G3/3685 , G09G3/3696 , G09G2320/0276
Abstract: 분할형 디지털/아날로그 컨버터 및 이를 구비하는 표시 장치의 소스 드라이버가 개시되어 있다. 분할형 디지털/아날로그 컨버터는, 다수의 감마 레퍼런스 전압 중 제 1 비선형 구간의 감마 레퍼런스 전압들을 인가받고, 외부로부터 입력되는 N비트의 디지털 데이터의 선택에 따라 상기 제 1 비선형 구간의 감마 레퍼런스 전압들 중 어느 하나를 선택하여 출력하는 제 1 풀 타입 디코더와; 상기 다수의 감마 레퍼런스 전압 중 제 2 비선형 구간의 감마 레퍼런스 전압들을 인가받고, 상기 외부로부터 입력되는 N비트의 디지털 데이터의 선택에 따라 상기 제 2 비선형 구간의 감마 레퍼런스 전압들 중 어느 하나를 선택하여 출력하는 제 2 풀 타입 디코더와; 상기 다수의 감마 레퍼런스 전압 중 선형 구간의 감마 레퍼런스 전압들을 4계조 마다 하나씩 인가받고, 상기 외부로부터 입력되는 N비트의 디지털 데이터에 의하여 선택되는 감마 레퍼런스 전압을 만들기 위한 4개의 감마 레퍼런스 전압을 선택하여 출력하는 쿼터 타입 디코더; 및 상기 쿼터 타입 디코더로부터 출력되는 4개의 감마 레퍼런스 전압의 평균 전압을 출력하는 애버리지 앰프로 구성된다. 따라서, 풀 타입 디코딩과 쿼터 타입 디코딩의 장점을 살릴 수 있다.
-
-
-
-
-