계층적 셀 구조의 무선통신 시스템에서 게이트웨이를 이용한 기지국 간의 연동 방법 및 장치
    1.
    发明申请
    계층적 셀 구조의 무선통신 시스템에서 게이트웨이를 이용한 기지국 간의 연동 방법 및 장치 审中-公开
    使用分层结构的无线通信系统中的网关的基站之间的交互方法和设备

    公开(公告)号:WO2012093893A2

    公开(公告)日:2012-07-12

    申请号:PCT/KR2012/000162

    申请日:2012-01-06

    Inventor: 정재용

    CPC classification number: H04W36/0066 H04W36/0072 H04W88/16 H04W92/20

    Abstract: 본 발명은 계층적 셀 구조의 무선통신 시스템에서 게이트웨이를 이용한 기지국 간의 연동 방법 및 장치에 관한 것으로서, 기지국 간의 X2 연동을 위한 게이트웨이의 방법은, 소스 기지국으로부터 타겟 기지국의 IP 정보를 요청하는 메시지를 수신하는 과정과, 타겟 기지국의 IP 정보를 획득하는 과정과, 상기 소스 기지국과 상기 타겟 기지국을 매핑하여 저장하는 과정과, 상기 타겟 기지국의 IP 대신 상기 게이트웨이의 IP 정보를 상기 소스 기지국으로 전송하는 과정을 포함한다.

    Abstract translation: 本发明涉及在分层小区结构的无线通信系统中使用网关的基站之间的互通方法和装置,以及用于基站之间的X2互通的网关的方法,包括以下步骤:从源基站 一个请求目标基站的IP信息的消息; 获取目标基站的IP信息; 将所述源基站与所述目标基站映射以存储所述IP信息; 以及将所述网关的IP信息发送到所述源基站,而不是所述目标基站的IP信息。

    불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 소거 방법

    公开(公告)号:KR102218735B1

    公开(公告)日:2021-02-23

    申请号:KR1020140007357

    申请日:2014-01-21

    Abstract: 본발명의실시예에불휘발성메모리장치의소거방법은, 소거요청을수신하는단계, 메모리컨트롤러에의해서관리되는상기불휘발성메모리장치의접근조건을참조하여상기소거요청된메모리블록에대한소거모드를결정하는단계, 그리고상기결정된소거모드에따라상기메모리블록을소거하도록상기불휘발성메모리장치를제어하는단계를포함하되, 상기소거모드는상기메모리블록에대한소거시간이기준시간보다짧은고속소거모드와, 상기메모리블록에대한소거시간이기준시간보다긴 저속소거모드로구분된다.

    불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 동적 접근 방법

    公开(公告)号:KR102210961B1

    公开(公告)日:2021-02-03

    申请号:KR1020140007350

    申请日:2014-01-21

    Abstract: 본발명의실시예에따른블록단위로소거되는불휘발성메모리장치의액세스방법은, 적어도하나의접근요청을수신하는단계, 상기접근요청을디코딩하여선택된메모리블록에대한접근바이어스레벨을정의하는접근모드를결정하는단계, 상기결정된접근모드에따라상기불휘발성메모리장치의접근바이어스레벨을조정하는단계, 그리고상기조정된접근바이어스레벨조건에서상기접근요청을수행하기위한명령어를상기불휘발성메모리장치에제공하는단계를포함하되, 상기선택된메모리블록은복수의소거모드에대응하는복수의소거전압셋들중 어느하나에의해서소거된메모리블록이고, 상기복수의소거전압셋들각각에의해서소거된메모리블록들은서로다른소거상태들을가지며, 서로다른유효소모값을할당받는다.

    불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 동적 접근 방법
    4.
    发明公开
    불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 동적 접근 방법 审中-实审
    包括非易失性存储器件的存储器系统及其动态访问方法

    公开(公告)号:KR1020140145063A

    公开(公告)日:2014-12-22

    申请号:KR1020140007350

    申请日:2014-01-21

    CPC classification number: G11C16/16 G11C16/0483 G11C16/12 G11C16/3445

    Abstract: 본 발명의 실시 예에 따른 블록 단위로 소거되는 불휘발성 메모리 장치의 액세스 방법은, 적어도 하나의 접근 요청을 수신하는 단계, 상기 접근 요청을 디코딩하여 선택된 메모리 블록에 대한 접근 바이어스 레벨을 정의하는 접근 모드를 결정하는 단계, 상기 결정된 접근 모드에 따라 상기 불휘발성 메모리 장치의 접근 바이어스 레벨을 조정하는 단계, 그리고 상기 조정된 접근 바이어스 레벨 조건에서 상기 접근 요청을 수행하기 위한 명령어를 상기 불휘발성 메모리 장치에 제공하는 단계를 포함하되, 상기 선택된 메모리 블록은 복수의 소거 모드에 대응하는 복수의 소거 전압 셋들 중 어느 하나에 의해서 소거된 메모리 블록이고, 상기 복수의 소거 전압 셋들 각각에 의해서 소거된 메모리 블록들은 서로 다른 소거 상태들을 가지며, 서로 다른 유효 � �모값을 할당 받는다.

    Abstract translation: 通过块单元去除的非易失性存储器件的存取方法包括用于接收一个或多个访问请求的步骤; 通过解码访问请求来确定定义所选存储器块的访问偏置电平的访问模式的步骤; 用于根据确定的访问模式来控制非易失性存储器件的访问偏置电平的步骤; 以及用于向所述非易失性存储器件提供命令以在所述受控访问偏置电平条件下执行所述访问请求的步骤。 所选择的存储块在对应于多个去除模式的去除电压组中移除1。 由去除电压组移除的存储器块具有不同的去除状态并接收不同的有效消耗值。

    리텐션에 의한 데이터 손실을 방지하는 데이터 처리 시스템의 작동 방법
    5.
    发明公开
    리텐션에 의한 데이터 손실을 방지하는 데이터 처리 시스템의 작동 방법 审中-实审
    数据处理系统防止数据丢失的方法

    公开(公告)号:KR1020170014645A

    公开(公告)日:2017-02-08

    申请号:KR1020150108354

    申请日:2015-07-30

    Abstract: 리텐션에의한데이터손실을방지하기위한메모리영역을포함하는메모리장치의작동방법이공개된다. 상기방법은은 상기메모리영역에저장된데이터를제1리드전압을이용하여리드하고제1데이터를생성하는단계와, 상기메모리영역에저장된상기데이터를제2리드전압을이용하여리드하고제2데이터를생성하는단계와, 상기제1데이터와상기제2데이터를비교하고, 비교결과에따라변경된비트들을판별하고, 판별된비트들각각이리텐션복구비트인지손상된셀 비트인지를판단하는단계와, 상기판별된비트들중에서상기리텐션복구비트로판단된비트들을포함하는제3데이터를생성하는단계를포함한다. 상기제1리드전압과상기제2리드전압은서로동일하거나서로다를수 있다.

    불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 소거 방법
    6.
    发明公开
    불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 소거 방법 审中-实审
    包括非易失性存储器件的存储器系统及其擦除方法

    公开(公告)号:KR1020150087008A

    公开(公告)日:2015-07-29

    申请号:KR1020140007357

    申请日:2014-01-21

    Abstract: 본발명의실시예에불휘발성메모리장치의소거방법은, 소거요청을수신하는단계, 메모리컨트롤러에의해서관리되는상기불휘발성메모리장치의접근조건을참조하여상기소거요청된메모리블록에대한소거모드를결정하는단계, 그리고상기결정된소거모드에따라상기메모리블록을소거하도록상기불휘발성메모리장치를제어하는단계를포함하되, 상기소거모드는상기메모리블록에대한소거시간이기준시간보다짧은고속소거모드와, 상기메모리블록에대한소거시간이기준시간보다긴 저속소거모드로구분된다.

    Abstract translation: 根据本发明的实施例,非易失性存储装置中使用的消除方法包括以下步骤:接收消除请求; 通过参考由存储器控制器管理的非易失性存储器件的访问条件来确定被请求消除的存储块的消除模式; 以及非易失性存储器件,以根据确定的消除模式来消除存储块。 消除模式可以是具有比参考时间段短的存储块消除时间段的高速消除模式和具有比参考时间段长的存储块消除时间段的低速消除模式。

    NR1I2 유전자의 단일염기다형을 포함하는 약물대사 예측용 폴리뉴클레오티드, 키트 및 이를 이용한 약물대사 예측 방법
    7.
    发明公开

    公开(公告)号:KR1020120029953A

    公开(公告)日:2012-03-27

    申请号:KR1020100092100

    申请日:2010-09-17

    Abstract: PURPOSE: A polynucleotide for drug metabolism prediction including single nucleotide polymorphism of a nr1i2 gene, a kit and a drug metabolism prediction method using thereof are provided to increase prediction probability and predict metabolic activation of bupropion according to process of rifampin by simple confirmation of genotype. CONSTITUTION: A marker for predicting drug metabolism includes polynucleotide or complement thereof consisting of 8-200 continuous DNA sequences which respectively include 705th,34403rd, and 34823rd DNAs of polynucleotide which is represented by sequence number 1[SEQ ID NO:1]. The drug is bupropion. The drug metabolism is metabolism of the bupropion according to administration of rifampin. In the metabolism of bupropion, the bupropion is converted into hydroxybupropion. A kit for drug metabolism prediction includes a marker for the drug metabolism prediction. The drug metabolism prediction method comprises the following steps: obtaining nucleic acid sample material which includes NR1I2 gene; amplifying the polynucleotide which respectively includes 705th, 34403rd, and 34823rd DNAs of polynucleotide which is represented by sequence number 1; and determining genotype of 705th, 34403rd, and 34823rd DNAs of the polynucleotide which is represented by sequence number among the amplified polynucleotides.

    Abstract translation: 目的:提供包括nr1i2基因的单核苷酸多态性,使用该试剂盒和药物代谢预测方法的药物代谢预测多核苷酸,以通过简单确认基因型来增加预防概率,并根据利福平的过程预测安非他酮的代谢活化。 构成:用于预测药物代谢的标记物包括由序列号1 [SEQ ID NO:1]表示的分别包含第7​​05,34403rd和34823rd多核苷酸的DNA的8-200个连续DNA序列组成的多核苷酸或其补体。 药物是安非他酮 根据利福平的施用,药物代谢是安非他酮的代谢。 在安非他酮的代谢中,安非他酮被转化为羟基安非他力。 用于药物代谢预测的试剂盒包括用于药物代谢预测的标记物。 药物代谢预测方法包括以下步骤:获得包含NR1I2基因的核酸样品; 扩增分别包含序列号1表示的多核苷酸的第705,34403和34823个DNA的多核苷酸; 并确定由扩增的多核苷酸中的序列号表示的多核苷酸的第705,34403和34823rd个DNA的基因型。

    비휘발성 메모리 장치 및 이의 프로그램 방법

    公开(公告)号:KR101785448B1

    公开(公告)日:2017-10-17

    申请号:KR1020110106636

    申请日:2011-10-18

    Inventor: 박상수 정재용

    CPC classification number: G11C11/5628 G11C16/0483 G11C16/10 G11C16/3454

    Abstract: 비휘발성메모리장치및 이의프로그램방법이개시된다. 본발명의실시예에따른멀티-레벨셀 플래시메모리장치의프로그램방법에있어서, 제1 프로그램펄스를제1 프로그램방식으로메모리셀에인가하여, 상기제1 프로그램펄스가인가된메모리셀을제1 프로그램상태내지제i(i는양의정수) 프로그램상태중 하나의프로그램상태로프로그램하는단계; 및제2 프로그램펄스를, 상기제1 프로그램방식과스텝전압, 비트라인포싱(bit-line forcing) 전압및 검증동작중 적어도하나이상이상이한제2 프로그램방식으로메모리셀에인가하여, 상기제2 프로그램펄스가인가된메모리셀을제i+1 프로그램상태내지제j(j는 3 이상의정수) 프로그램상태중 하나의프로그램상태로프로그램하는단계를구비한다.

Patent Agency Ranking