커패시터-저항 하이브리드 DAC를 이용한 SAR ADC
    1.
    发明授权
    커패시터-저항 하이브리드 DAC를 이용한 SAR ADC 有权
    SAR ADC采用C-R混合DAC

    公开(公告)号:KR101512098B1

    公开(公告)日:2015-04-14

    申请号:KR1020130083327

    申请日:2013-07-16

    Abstract: 본발명은 SAR ADC에관한것으로서분리가중치커패시터(C)를이용하여상위비트를결정하기위한상위커패시터열과하위비트를결정하기위한하위커패시터열의 2단계구조로형성하며, 저항열을이용하여절반크기의기준전압을생성하고, 상기절반크기의기준전압을이용하여최하위비트를결정하는것을특징으로함으로써, 커패시터-저항하이브리드 DAC 내요구되는커패시터의수를최소화하여전체 SAR ADC의면적및 전력소모를최소화시킬수 있다.

    커패시터-저항 하이브리드 DAC를 이용한 SAR ADC
    2.
    发明公开
    커패시터-저항 하이브리드 DAC를 이용한 SAR ADC 有权
    SAR ADC使用C-R混合DAC

    公开(公告)号:KR1020150009185A

    公开(公告)日:2015-01-26

    申请号:KR1020130083327

    申请日:2013-07-16

    Abstract: 본 발명은 SAR ADC에 관한 것으로서 분리 가중치 커패시터(C
    A )를 이용하여 상위비트를 결정하기 위한 상위 커패시터 열과 하위비트를 결정하기 위한 하위 커패시터 열의 2단계 구조로 형성하며, 저항 열을 이용하여 절반 크기의 기준전압을 생성하고, 상기 절반 크기의 기준전압을 이용하여 최하위 비트를 결정하는 것을 특징으로 함으로써, 커패시터-저항 하이브리드 DAC 내 요구되는 커패시터의 수를 최소화하여 전체 SAR ADC의 면적 및 전력소모를 최소화시킬 수 있다.

    Abstract translation: 本发明涉及一种采用两相结构的SAR ADC,该两相结构包括分别用分离电容电容器(CA)确定上位和下位的上电容列和下电容列。 本发明通过使用电阻柱产生大约一半尺寸的参考电压,并使用参考电压来确定最低位以使电容器电阻混合DAC中所需的电容器数量最小化,从而最小化整个电容器消耗的面积和功率 SAR ADC。

Patent Agency Ranking