저전력과 신뢰성을 동시에 확보하기 위한 이중화 대응 장치, 이중화 시스템 및 이중화 구성 설정 방법
    1.
    发明授权
    저전력과 신뢰성을 동시에 확보하기 위한 이중화 대응 장치, 이중화 시스템 및 이중화 구성 설정 방법 有权
    冗余准备控制装置,冗余系统和配置冗余逻辑的方法,用于在同一时间保证低功耗和可靠性

    公开(公告)号:KR101533081B1

    公开(公告)日:2015-07-03

    申请号:KR1020140129297

    申请日:2014-09-26

    CPC classification number: G05B9/03 G05B23/00 G05B9/00

    Abstract: 본발명의실시예에따른이중화시스템을위한이중화대응장치는각자소정기능을수행하는복수의기능블록들, 기능블록들의각각에대해설정된우선순위에기초하여이중화구성에포함할기능블록들을결정하는이중화구성결정부, 이중화구성에따라, 이중화구성에포함된기능블록들을활성화하고전력과동작클럭을공급하거나, 또는이중화구성에배제된기능블록들을비활성화하고전력또는동작클럭을차단하는기능블록활성화부및 이중화구성에포함된기능블록들의각각에관하여, 다른이중화대응장치내에서이중화된기능을수행하는기능블록에동기화시키는동기화부를포함할수 있다.

    Abstract translation: 根据本发明的实施例,一种用于冗余系统的冗余控制装置包括:多个功能块,每个执行预定功能; 冗余配置确定单元,用于基于相对于每个功能块确定的优先级来确定要包括在冗余配置中的功能块; 功能块激活单元,用于激活包括在冗余配置中的功能块并向其提供电力和操作时钟,或者根据冗余配置来停用从冗余配置中排除的功能块并阻断电源及其操作时钟; 以及同步单元,用于将冗余配置中包括的每个功能块与用于执行复制在另一冗余控制装置中的功能的功能块同步。

    락스텝으로 이중화된 프로세서 코어들의 리셋 제어 방법 및 이를 이용하는 락스텝 시스템
    2.
    发明授权
    락스텝으로 이중화된 프로세서 코어들의 리셋 제어 방법 및 이를 이용하는 락스텝 시스템 有权
    用于控制LOCKSTEP复制处理器芯和LOCKSTEP系统复位的方法

    公开(公告)号:KR101560497B1

    公开(公告)日:2015-10-15

    申请号:KR1020140129293

    申请日:2014-09-26

    Abstract: 본발명의실시예들에따른락스텝시스템은락스텝이중화된복수의프로세서코어들, 프로세서코어들각각에연결된주변회로모듈들, 프로세서코어들의동기화상태를제어하고프로세서코어들의연산결과의오류를검증하는락스텝제어부및 프로세서코어들및 주변회로모듈들의전기적동작상태, 프로세서코어들및 주변회로모듈들사이또는프로세서코어들및 락스텝제어부사이의신호전송상태를모니터링하고, 모니터링된동작상태및 오류상태를기초로프로세서코어들각각의신뢰도를결정하는신뢰도모니터링부를포함할수 있다.

    Abstract translation: 根据本发明的实施例,锁步系统可以包括:多个锁步复制处理器; 分别连接到每个核心的电路模块; 锁定控制单元,其控制处理器核心的同步状态并验证处理器核心的操作结果的错误; 以及可靠性监视单元,其监视处理器核心和附近的电路模块的电气操作状态,以及处理器核心和附近的电路模块之间或处理器核心和锁步控制单元之间的信号传输状态,并且确定每个处理器的可靠性 核心基于监控的运行状态和错误状态。

Patent Agency Ranking