-
公开(公告)号:KR1020090053665A
公开(公告)日:2009-05-27
申请号:KR1020080028073
申请日:2008-03-26
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H02J7/04
CPC classification number: H02J7/0016 , H02J2003/002
Abstract: 본 발명의 배터리 충전기는 제 1 충전 모드 구간 동안 스위칭 충전기로서 동작하는 제 1 충전기, 그리고 제 2 충전 모드 구간 동안 리니어 충전기로서 동작하는 제 2 충전기를 포함하며, 상기 제 1 충전기와 상기 제 2 충전기는 피드백 루프의 적어도 일부를 공유한다.
배터리 충전기, 스위칭 충전기, 리니어 충전기-
公开(公告)号:KR101403395B1
公开(公告)日:2014-06-11
申请号:KR1020090100304
申请日:2009-10-21
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H03K19/0185 , G09G3/20 , G09G3/36
Abstract: 본 발명에 따른 레벨 시프터와 스캔 구동회로는 단일형의 산화물 박막 트랜지스터들로만 구성되어 디스플레이 패널에 내장이 가능하므로 디스플레이 구동 장치의 소형화 및 제조 비용의 감소를 도모할 수 있다. 또한, 본 발명에 따른 레벨 시프터와 스캔 구동회로는 풀업 트랜지스터들이 래치 구조로 연결되어 풀스윙이 가능하므로 단일형 구조의 한계를 극복할 수 있으며, 대기 상태에서 산화물 박막 트랜지스터가 확실히 턴오프되므로 불필요한 전력 소모를 줄일 수 있다.
레벨 시프터, 스캔 구동회로, 산화물 박막 트랜지스터, 전력소모, 래치-
公开(公告)号:KR100974313B1
公开(公告)日:2010-08-10
申请号:KR1020080028073
申请日:2008-03-26
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H02J7/04
Abstract: 본 발명의 배터리 충전기는 제 1 충전 모드 구간 동안 스위칭 충전기로서 동작하는 제 1 충전기, 그리고 제 2 충전 모드 구간 동안 리니어 충전기로서 동작하는 제 2 충전기를 포함하며, 상기 제 1 충전기와 상기 제 2 충전기는 피드백 루프의 적어도 일부를 공유한다.
배터리 충전기, 스위칭 충전기, 리니어 충전기-
公开(公告)号:KR1020090088028A
公开(公告)日:2009-08-19
申请号:KR1020080013325
申请日:2008-02-14
Applicant: 한국전자통신연구원
Abstract: An apparatus for a gray-scale voltage generator of a flat display using a gray-scale digital analog converter are provided to minimize layout area and power consumption by using a thin film transistor which uses and reducing the number of the switch to the thin film transistor. In an apparatus for a gray-scale voltage generator of a flat display using a gray-scale digital analog converter, a digital-to-analog control signal generating part produces one bit gradation voltage control signal in response to reference voltage generated in the voltage generation part and one bit which is determined in advance. A first switch part(401) is positioned at the place where sum resistance from initial resistance is same as the first resistance, and a second switch part(403) is positioned at the place where sum resistance from initial resistance is same as the second resistance.
Abstract translation: 提供了一种使用灰度数字模拟转换器的平面显示器的灰度级电压发生器的装置,以通过使用薄膜晶体管来最小化布局面积和功耗,该薄膜晶体管使用并减少了对薄膜晶体管的开关数量 。 在使用灰度数字模拟转换器的平面显示器的灰度级电压发生器的装置中,数模转换控制信号产生部分响应于在电压产生中产生的参考电压产生一位灰度电压控制信号 预先确定的部分和一位。 第一开关部(401)位于初始电阻的和电阻与第一电阻相同的位置,第二开关部(403)位于与初始电阻的和电阻与第二电阻相同的位置 。
-
公开(公告)号:KR1020090022980A
公开(公告)日:2009-03-04
申请号:KR1020070098091
申请日:2007-09-28
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H03M1/12
CPC classification number: H03M1/0621 , H03M1/002 , H03M1/802 , H03M2201/2233 , H03M2201/2291 , H03M2201/3178 , H03M2201/64
Abstract: A digital-analog converter and an analog-digital converter using the same are provided to obtain an accurate data conversion result by removing the influence of the parasitic capacitance through a virtual ground. A digital-analog converter(1000) includes a first type capacitor array(320) and a second type capacitor array(340), and a charge re-distributor(360). The first and second type capacitor arrays have the different array configuration. The charge re-distributor resets the charge in response to the digital data set in the first and second type capacitor arrays. The charge re-distributor generates the analog voltage corresponding to the electric charge reset result. The first type capacitor array is a weighted capacitor array. The second type capacitor array is a charge sharing capacitor array.
Abstract translation: 提供数模转换器和使用该数模转换器的模数转换器,以通过去除虚拟接地的寄生电容的影响来获得精确的数据转换结果。 数模转换器(1000)包括第一类型电容器阵列(320)和第二类型电容器阵列(340)和电荷再分配器(360)。 第一和第二类型电容器阵列具有不同的阵列配置。 电荷再分配器响应于第一和第二类型电容器阵列中的数字数据而重置电荷。 充电重新分配器产生对应于电荷复位结果的模拟电压。 第一类电容器阵列是加权电容阵列。 第二类电容器阵列是电荷共享电容阵列。
-
公开(公告)号:KR101087749B1
公开(公告)日:2011-11-30
申请号:KR1020090023138
申请日:2009-03-18
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H05B37/02
Abstract: 발광 다이오드의 구동 장치는 스위칭 소자를 포함하는 DC/DC 컨버터를 사용하여 입력 전압을 발광 다이오드의 구동 전압으로 변경하여 발광 다이오드의 애노드로 공급한다. 이때, 발광 다이오드의 구동 장치는 발광 다이오드에 흐르는 전류와 스위칭 소자에 흐르는 전류를 이용하여 DC/DC 컨버터를 제어한다. 이러한 발광 다이오드의 구동 장치는 발광 다이오드의 캐소드와 접지단 사이에 연결되어 있는 트랜지스터를 포함하며, 별도의 전압 마진 없이 트랜지스터의 동작 영역을 포화 영역에 있도록 제어하는 구조를 가진다.
LED, 구동, 전압, 전류, 감지-
公开(公告)号:KR1020110043265A
公开(公告)日:2011-04-27
申请号:KR1020090100304
申请日:2009-10-21
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H03K19/0185 , G09G3/20 , G09G3/36
CPC classification number: H03K19/018521 , G09G3/3677 , G09G2310/0289 , H03K3/356113
Abstract: PURPOSE: A level shifter using oxide TFTs and a scan driving circuit with the same are provided to certainly turn an oxide TFT off in an idle state, thereby reducing unnecessary power consumption. CONSTITUTION: A pull down unit is made of a plurality of N type oxide TFTs which pull an output signal down to a ground voltage according to a non-inversion input signal. A pull up unit(300B) is made of a plurality of N type oxide TFTs which pull the output signal down to a power voltage according to the non-inversion input signal. The N type oxide TFTs configuring the pull up unit are connected in a latch structure. The N type oxide TFTs pull the output signal up to the power voltage.
Abstract translation: 目的:提供使用氧化物TFT的电平移位器和具有该电位移位器的扫描驱动电路,以确保在空闲状态下关闭氧化TFT,从而减少不必要的功耗。 构成:下拉单元由多个N型氧化物TFT制成,其根据非反相输入信号将输出信号拉低至接地电压。 上拉单元(300B)由多个N型氧化物TFT制成,其根据非反相输入信号将输出信号拉到电源电压。 构成上拉单元的N型氧化物TFT以闩锁结构连接。 N型氧化物TFT将输出信号拉至电源电压。
-
公开(公告)号:KR1020110032503A
公开(公告)日:2011-03-30
申请号:KR1020090090026
申请日:2009-09-23
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
Abstract: PURPOSE: A DC-DC converter using oxide TFTs is provided to supply a positive voltage and a negative voltage since it is embedded in a display panel. CONSTITUTION: In a DC-DC converter using oxide TFTs, a first to a sixth capacitor(C1-C6) are connected to the first to the sixth node. A storage capacitor(CS) is connected between the seventh node and a ground terminal. The seventh terminal is connected to the output terminal. A first to a fourth oxide thin film transistor(N1~N4) are interposed between the voltage input terminal and a first to a fourth node. A fifth oxide thin film transistor(N5) couples a non-inverted clock signal. A sixth oxide thin film transistor(N6) couples an inverted clock signal. A seventh and eighth oxide thin film transistor(N7,N8) couple the inverted clock signal and the non-inverted clock signal.
Abstract translation: 目的:使用氧化物TFT的DC-DC转换器,由于它被嵌入显示面板中,所以提供正电压和负电压。 构成:在使用氧化物TFT的DC-DC转换器中,第一至第六电容器(C1-C6)连接到第一至第六节点。 存储电容器(CS)连接在第七节点和接地端子之间。 第七个端子连接到输出端子。 第一至第四氧化物薄膜晶体管(N1〜N4)插入在电压输入端子与第一至第四节点之间。 第五氧化物薄膜晶体管(N5)耦合非反相时钟信号。 第六氧化物薄膜晶体管(N6)耦合反相时钟信号。 第七和第八氧化物薄膜晶体管(N7,N8)耦合反相时钟信号和非反相时钟信号。
-
公开(公告)号:KR1020100066267A
公开(公告)日:2010-06-17
申请号:KR1020090023138
申请日:2009-03-18
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H05B37/02
CPC classification number: H05B33/0818 , H05B33/0824 , H05B33/0845
Abstract: PURPOSE: A current detecting apparatus and a driving apparatus of a light emitting diode including the same are provided to minimize a consumption of an unnecessary electricity by supplying the light emitting diode with generating a driving voltage and a driving current capable of efficiently driving the light emitting diode. CONSTITUTION: A DC/DC converter changes an input voltage into a driving voltage of a light emitting diode(200). A first transistor(M1) is connected between a second power supply with supplying a first voltage and a cathode of the light emitting diode. A first amplifier(122) outputs the voltage corresponding to a difference of the voltage inputted to a first and a second input shift. A level shifter(130) outputs with shifting the first voltage of the first transistor. A controller controls the DC/DC converter corresponding to a pulse signal outputted from a comparator(140).
Abstract translation: 目的:提供包括其的发光二极管的电流检测装置和驱动装置,以通过向发光二极管提供驱动电压和能够有效驱动发光的驱动电流来最小化不需要的电力的消耗 二极管。 构成:DC / DC转换器将输入电压改变为发光二极管(200)的驱动电压。 第一晶体管(M1)连接在提供第一电压的第二电源和发光二极管的阴极之间。 第一放大器(122)输出对应于输入到第一和第二输入移位的电压的差的电压。 电平移位器(130)通过移位第一晶体管的第一电压而输出。 控制器控制对应于从比较器(140)输出的脉冲信号的DC / DC转换器。
-
公开(公告)号:KR100947249B1
公开(公告)日:2010-03-11
申请号:KR1020070098091
申请日:2007-09-28
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H03M1/12
Abstract: 본 발명의 디지털-아날로그 변환기는 전하 재분배기를 이용하여 두 가지의 서로 다른 커패시터 어레이를 효과적으로 결합하는 구성을 갖는다. 이러한 디지털-아날로그 변환기의 구조에 따르면 커패시터의 크기 및 개수가 현저히 줄어들게 되고, 전력 소모가 줄어들게 된다. 이 외에도, 본 발명의 디지털-아날로그 변환기는 커패시터 어레이들과 전하 분배기를 결합함에 있어서 가상 접지 구조를 이용하여 커패시터 어레이들과 전하 재분배기 사이의 기생 커패시터의 영향을 제거한다. 그 결과, 기생 커패시터로부터 유발되는 변환 오차가 제거되어, 보다 정확한 데이터 변환 결과를 얻을 수 있게 된다.
아날로그-디지털 변환기, 디지털-아날로그 변환기, 혼합형 커패시터 array
-
-
-
-
-
-
-
-
-