핑거의 FIFO 수를 줄이는 심볼 컴바이닝 방법, 이를이용한 레이크 수신기 및 이러한 레이크 수신기를구동시키기 위한 방법
    1.
    发明授权
    핑거의 FIFO 수를 줄이는 심볼 컴바이닝 방법, 이를이용한 레이크 수신기 및 이러한 레이크 수신기를구동시키기 위한 방법 有权
    一种用于减少手指的FIFO数量的符号组合方法,一种使用它的瑞克接收机以及一种用于驱动瑞克接收机的方法

    公开(公告)号:KR100366292B1

    公开(公告)日:2002-12-31

    申请号:KR1020000071747

    申请日:2000-11-29

    Abstract: 본 발명은 레이크(Rake) 수신기중 심볼 컴바이닝(Symbol Combining)에 관한 것으로, CDMA(Code Division Multiple Access) 통신 시스템의 복조 과정중 복조된 다중 경로(Multi-path) 신호를 컴바이닝하는 방법에 관한 것이다.
    본 발명의 목적은 CDMA 통신 시스템에서 다중 경로 신호를 컴바이닝할 시, 컴바이닝 과정에 새로운 알고리즘을 사용함으로써, 레이크 수신기의 각 핑거(Finger)에서 시간 동기(Timing Synchronization)를 맞추기 위해 사용되는 FIFO 레지스터의 하드웨어 복잡도를 획기적으로 감소시키는 데에 있다. 기존 컴바이닝 알고리즘(IS-95)에서는 복조된 심볼을 컴바이닝하기에 앞서 각 심볼들의 시간적인 동기를 맞추기 위해 각 핑거마다 FIFO 레지스터를 사용하였으나, 수정된 상기 컴바이닝 알고리즘은 심볼의 시간적인 동기뿐만 아니라 심볼에 대한 컴바이닝 작업을 동시에 수행함으로써, 핑거의 수에 상관없이 하나의 FIFO 레지스터만을 사용하여 컴바이닝이 가능하도록 하였다.

    고속화를 위한 연산기의 상태 플래그 검출회로

    公开(公告)号:KR100175358B1

    公开(公告)日:1999-04-01

    申请号:KR1019950051476

    申请日:1995-12-18

    Abstract: 본 발명은 고속화를 위한 연산기의 상태 플래그 검출회로에 관한 것으로, 연산기와 상태 플래그를 검출하는 예외검출기 등을 포함하는 상태 플래그 검출회로에 있어서, 상기 연산기와 병렬로 연결되어 상기 연산기의 입력신호를 2그룹으로 분할하여 상위비트는 단순 0플래그 검출 및 캐리를 더한 값의 0플래그를 검출하고, 하위비트는 0플래그와 캐리를 검출하며, 하위비트의 캐리에 의해 상위비트의 0플래그 검출을 선택하여 상하위비트 0플래그를 앤드조합하도록 구성하므로써, 상태 플래그를 빠른 타이밍에서 얻는 것이 가능하여 연산기 전체의 처리시간을 단축할 수 있고, 이에 따라 종래의 방법에 비하여 20% 정도의 속도개선효과로 마이크로프로세서나 DSP 등의 연산처리 속도개선에 적용할 수 있다.

    비터비 복호기의 가지 메트릭 모듈
    3.
    发明授权
    비터비 복호기의 가지 메트릭 모듈 失效
    VITERBI解码器中的分支公制模块

    公开(公告)号:KR100138875B1

    公开(公告)日:1998-06-15

    申请号:KR1019940036349

    申请日:1994-12-23

    CPC classification number: H03M13/3961 H03M13/4107 H04L1/0054

    Abstract: 비터비 복호기의 가지 메트릭 모듈에 입력되는 4비트 연성판정된 수신 부호어는 양끝 +7(0111)과 -7(1001)부근의 값은 오류가 포함될 확률이 적고, 중앙 +(0001), 0(0000), -1(1111)부근에 있는 값은 오류가 포함될 확률이 상대적으로 큰 특징을 갖는다.
    본 발명에서는 가지 메트릭의 이러한 특징을 고려하여 오류가 많이 발생할 확률이 큰 중앙부분의 변화가 가지 메트릭에 영향을 주는 효과를 줄이고, 오류가 발생할 확률이 작은 양 끝부분의 변화가 가지 메트릭에 주는 효과도 줄이고, 그 사이 +4(0100)와 -4(0100)근처의 변화를 가지메트릭에 충실히 반영하는 것이다.
    이렇게 하면 가지 메트릭 값이 갖는 오류의 확률이 낮아져서 비터비 복호기의 성능을 향상시킬 수 있다.
    또한, 최대값 근처의 가지 메트릭 값은 더욱더 큰 값을 갖도록 하고 최소값 부근의 값을 갖는 가지 메트릭 값은 더욱 세분된 값을 갖도록 하고 중간의 애매한 부분에서는 가지 메트릭 값의 변화를 작게하고 그 나머지 부분에서는 가지 메트릭의 변화를 충실히 반영하여 비터비 복호기의 성능을 향상시킬 수 있다.

    직렬 처리 곱셈기
    4.
    发明公开
    직렬 처리 곱셈기 无效
    串行处理乘法器

    公开(公告)号:KR1019970049456A

    公开(公告)日:1997-07-29

    申请号:KR1019950048738

    申请日:1995-12-12

    Abstract: 본 발명은 기존 직렬처리 방식의 곱셈연산에서 순차적으로 덧셈연산을 수행하고 쉬프트를 하던 종래방식에서 동시에 덧셈연산과 쉬프트연산을 수행함으로서 직렬처리 방식의 곱셈연산 수행시간을 줄일 수 있는 구조를 제안한다.

    차량의 사고 영상 데이터 수집 장치
    5.
    发明公开
    차량의 사고 영상 데이터 수집 장치 无效
    用于收集车辆事故图像数据的装置

    公开(公告)号:KR1020110088012A

    公开(公告)日:2011-08-03

    申请号:KR1020100007715

    申请日:2010-01-28

    Inventor: 정종수 김재석

    Abstract: PURPOSE: An apparatus for collecting accident image data of a vehicle is provided to secure objective evidence by collecting accident image data from surrounding vehicles. CONSTITUTION: An apparatus for collecting accident image data of a vehicle comprises a sensor unit(120a), a control unit(130a), a communication unit(140a), and a storage unit(150a). The sensor unit performs sensing and generates sensing information. The control unit confirms whether the accident of a vehicle is occurred or not by analyzing the sensing information and generates accident image data request message. The communication unit transmits the accident image data request message to surrounding vehicles and receives a response message from the surrounding vehicles. The storage unit stores accident image data contained in the response message.

    Abstract translation: 目的:提供一种用于收集车辆事故图像数据的装置,通过从周围车辆收集事故图像数据来确保客观证据。 构成:用于收集车辆事故图像数据的装置包括传感器单元(120a),控制单元(130a),通信单元(140a)和存储单元(150a)。 传感器单元执行感测并产生感测信息。 控制单元通过分析感测信息来确认车辆的事故是否发生,并且生成事故图像数据请求消息。 通信单元将事故图像数据请求消息发送给周围车辆,并从周围车辆接收响应消息。 存储单元存储包含在响应消息中的事故图像数据。

    V―BLAST에서 채널전달함수행렬 처리장치 및 그의처리방법
    6.
    发明公开
    V―BLAST에서 채널전달함수행렬 처리장치 및 그의처리방법 失效
    信道传递函数矩阵处理装置及其在V-BLAST中的处理方法

    公开(公告)号:KR1020050063425A

    公开(公告)日:2005-06-28

    申请号:KR1020030094829

    申请日:2003-12-22

    CPC classification number: H04L1/0656 G06F17/16 H04L25/0242

    Abstract: 본 발명은, MIMO 통신시스템 수신기의 V-BLAST에서 채용할 수 있으며 보다 효율적으로 채널전달함수행렬을 처리할 수 있는 채널전달함수행렬의 처리방법 및 채널전달함수 처리장치를 제공한다.
    본 발명에 따르면, 채널전달함수행렬(H)을 소정의 로그변환 테이블을 이용하여 로그변환하고, 로그변환된 채널전달함수행렬(H)의 허미션행렬(H
    H )을 산출한다. 다음에, 로그변환된 채널전달함수행렬과 허미션행렬의 덧셈 및 쟈코비안 연산을 이용하여 곱행렬(A)을 산출하고 이 곱행렬의 역행렬(A
    -1 )의 여인자 및 결정인자를 산출한다. 이 여인자 및 결정인자 각각과 상기 허미션행렬(H
    H )의 덧셈 및 쟈코비안 연산을 이용하여 의사역행렬을 산출한 후, 산출된 의사역행렬을 역로그변환 테이블을 이용하여 역로그변환한다.
    본 발명에 따른 V-BLAST 복호기는 많은 양의 곱셈기를 필요로 하는 실수도메인 연산을 수행하지 않고, 입력된 채널전달함수행렬(H)을 이진로그를 취하여 로그도메인의 값으로 변환하고, 간단한 덧셈기와 쟈코비안을 사용하여 구현할 수 있다.

    비동기로 동작하는 광대역 부호 분할 다중 접속 시스템의초기 셀 탐색 방법
    7.
    发明公开
    비동기로 동작하는 광대역 부호 분할 다중 접속 시스템의초기 셀 탐색 방법 失效
    用于在异步W-CDMA系统中搜索初始细胞的方法

    公开(公告)号:KR1020020051595A

    公开(公告)日:2002-06-29

    申请号:KR1020000080991

    申请日:2000-12-23

    CPC classification number: H04B1/7117 H04B1/7083 H04B7/2631

    Abstract: PURPOSE: A method for searching for an initial cell in an asynchronous W-CDMA system is provided to execute cell searching at a high speed by compensating a change in the relative time difference between a base station and a mobile station. CONSTITUTION: Slot start point information, searched through a slot synchronization process, is handed over not only to the second step but also to the time tracking of a multipath finger. Based on this slot start point information, the time tracking part executes time tracking until one cell searching process is completed. In this case, the time tracking part carries out the time tracking process using a primary synchronous channel code. In case that a pipe line structured cell searcher is used, the rake receiver of a mobile station generally has 3 or 4 multipath fingers. Accordingly, if the number of steps necessary for the cell searcher is 3, a total of 2 time tracking parts are needed. If the number of steps is 4, a total of 3 time tracking parts are required. Therefore, the number of pipe line steps is N, the number of necessary time tracking parts becomes N-1.

    Abstract translation: 目的:提供一种用于在异步W-CDMA系统中搜索初始小区的方法,以通过补偿基站与移动台之间的相对时间差的变化来高速执行小区搜索。 构成:通过时隙同步过程搜索的时隙起始点信息不仅被转移到第二步,而且被切换到多径手指的时间跟踪。 基于该时隙起始点信息,时间跟踪部分执行时间跟踪直到一个小区搜索处理完成。 在这种情况下,时间跟踪部使用主同步信道码进行时间跟踪处理。 在使用管线结构化小区搜索器的情况下,移动站的耙式接收机通常具有3或4个多路径指针。 因此,如果小区搜索者所需的步骤数为3,则需要2个时间跟踪部分。 如果步数为4,则需要3次跟踪部件。 因此,管路步数为N,所需时间跟踪部的数量为N-1。

    펄스폭 변조신호 발생장치
    8.
    发明授权
    펄스폭 변조신호 발생장치 失效
    脉冲密度调制信号发生器

    公开(公告)号:KR100138876B1

    公开(公告)日:1998-06-15

    申请号:KR1019940036350

    申请日:1994-12-23

    Abstract: 본 발명은 다지틀 신호를 펄스밀도 변조신호로 변환하는 장치에 관한 것으로, 계수기(20)를 이용하여 증가하는 방향으로 계수하여 이 결과를 변형회로(30)를 거쳐 계수기 신호를 변환하고 바꾸고자하는 디지틀 값이 저장되어 있는 레지스터의 값에 의해 제어되어 원하는 펄스밀도 변조신호가 생성된다.

    병렬 상관기를 갖는 다중 드웰 구조의 PN 코드 획득 구조
    9.
    发明公开
    병렬 상관기를 갖는 다중 드웰 구조의 PN 코드 획득 구조 无效
    具有并行相关器的多重驻留结构的PN码采集结构

    公开(公告)号:KR1019970056137A

    公开(公告)日:1997-07-31

    申请号:KR1019950049250

    申请日:1995-12-13

    Abstract: 본 발명은 CDMA 이동통신 시스템 수신기의 의사잡음(PseudoNoise, 이하 PN이라고 약칭함) 시퀀스를 빠른 시간 내에 정확히 송신기의 PN 시퀀스와의 위상차를 1PN칩 이내로 일치시키는 수신기의 PN코드 획득 구조에 관한 것으로서, 그 특징은 다중 드웰구조의 PN코 코드 획득 구조에 있어서, 소정 개수의 드웰이, 병렬로 접속되어 입력된 신호를 소정의 구간동안 누산하여 그 결과없이 상관관게값을 출력하는 소정개수의 상관기 및 상기 소정개수의 상관기들의 출력인 상관관계값들을 입력받아 비교하여 가장 큰 값을 출력하는 비교기를 포함하는 데에 있으므로, 본 발명은 제안된 코드 획득 구조를 CDMA 이동통신 시스템 수신기의 PN 동기 시스템에 채택하므로써 적은 하드웨어를 사용하면서도 수신기의 성능을 향상시킬 수 있다는 데에 그 효과가 있다.

    정규 여기펄스 검색법을 이용한 CELP 보코더의 불규칙 코드북 검색방법
    10.
    发明公开
    정규 여기펄스 검색법을 이용한 CELP 보코더의 불규칙 코드북 검색방법 失效
    用正则激励脉冲搜索法检测CELP声码器的不规则码本

    公开(公告)号:KR1019970031372A

    公开(公告)日:1997-06-26

    申请号:KR1019950040553

    申请日:1995-11-09

    Abstract: 본 발명은 음성부호화기에 있이서 코드북 검색방법에 관한 것으로서, 입력 음성신호로부터 잔여신호를 형성하는 과정, 잔여신호를 소정비율의 정규펄스여기 간격이 되도록 데시메이션하여 복수개의 여기시퀀스를 형성하는 과정, 여기시퀀스들 중 에너지가 지배적인 시퀀스를 선택하고, 선택된 여기시퀀스를 합성하여 기준신호를 생성하는 과정, 불규칙 코드북에서 코드벡터를 소정비율의 역비율로 건너뛰면서 합성하는 과정과 합성한 신호와 기준신호를 인지가중화된 입력 음성신호의 편차로 비교하여 상기 불규칙 코드북을 검색하는 과정으로 이루어진다.
    따라서, 코드벡터의 검색을 3씩 증가시키면서 수행함으로써 코드북 검색시간의 종래에 비해 약 48% 정도로 단축되므로 처리속도가 낮은 저가의 DSP 칩으로도 CLEP 보코더의 실시간 구현이 가능한다.

Patent Agency Ranking