-
公开(公告)号:KR1020170083331A
公开(公告)日:2017-07-18
申请号:KR1020160002667
申请日:2016-01-08
Applicant: 한국전자통신연구원
Abstract: 본발명은제1 디지털신호를생성하여 RF(radio frequency) 송신신호로변환하고, 상기 RF 송신신호에포함된엔벨로프(envelope) 성분을검출하는송신기와, RF 수신신호를제2 디지털신호로변환하는수신기와, 상기엔벨로프성분을이용하여상기송신기의 IQ 불균형(In-phase and Quadrature-phase imbalance) 및 DC 오프셋(DC offset)을추정하고, 상기제2 디지털신호를이용하여상기수신기의 IQ 불균형및 DC 오프셋을추정하는에러추정기를포함한다.
Abstract translation: 本发明涉及一种发射机,用于通过产生第一数字信号并将RF信号转换为射频(RF)发射信号并检测包含在RF发射信号中的包络分量来将RF接收信号转换成第二数字信号, 使用包络分量估计发射机的IQ不平衡和DC偏移,并使用第二数字信号来估计IQ不平衡和DC 还有一个用于估计偏移量的误差估计器。
-
公开(公告)号:KR1020130029327A
公开(公告)日:2013-03-22
申请号:KR1020120052200
申请日:2012-05-16
Applicant: 한국전자통신연구원
Abstract: PURPOSE: A single frequency synthesizer based FDD(Frequency Division Duplex) transceiver is provided to execute frequency upper and lower conversion by using a single frequency synthesizer. CONSTITUTION: A duplexer(630) transmits a signal of an RF(Radio Frequency) band through an antenna. A receiver(650) amplifies the received RF band signal from the antenna through the duplexer. The receiver executes the lower frequency conversion of the amplified signal. The receiver processes the analog signal processing of the lower frequency converted signal. A frequency synthesizer(660) generates a carrier frequency for executing the frequency lower conversion in the receiver by executing an upper frequency conversion in a transmitter. [Reference numerals] (610) Transmission signal processing unit; (611) Digital filter; (612) IF up-conversion unit; (613) IF generating and processing unit; (622) Analog front-end unit; (623) RF up-conversion unit; (624) Bandpass filter; (630) Duplexer; (650) Receiver; (660) Frequency synthesizer; (AA) Digital baseband 1; (BB) Digital baseband Q; (CC) Transmission frequency information; (DD) Reception frequency information
Abstract translation: 目的:提供基于单频合成器的FDD(频分双工)收发器,通过使用单个频率合成器来执行频率上下转换。 构成:双工器(630)通过天线发送RF(射频)频带的信号。 接收机(650)通过双工器放大从天线接收的RF频带信号。 接收机执行放大信号的较低频率转换。 接收器处理较低频率转换信号的模拟信号处理。 频率合成器(660)通过在发射机中执行较高的频率转换来产生用于在接收机中执行频率较低转换的载波频率。 (附图标记)(610)发送信号处理单元; (611)数字滤波器; (612)IF上变频单元; (613)IF生成处理单元; (622)模拟前端单元; (623)RF上变频单元; (624)带通滤波器; (630)双工器; (650)接收器; (660)频率合成器; (AA)数字基带1; (BB)数字基带Q; (CC)传输频率信息; (DD)接收频率信息
-
公开(公告)号:KR1020090064928A
公开(公告)日:2009-06-22
申请号:KR1020070132313
申请日:2007-12-17
Applicant: 한국전자통신연구원
IPC: H04N7/015
CPC classification number: H04H40/18 , H04H2201/11 , H04L25/0202 , H04L27/18
Abstract: An advanced terrestrial DMB(Digital Multimedia Broadcasting) receiver and a channel filter thereof are provided to improve channel estimation and compensation capabilities. A phase distortion measurer(220) performs hard decision on an nth symbol whose phase distortion is compensated. The phase distortion measurer determines phase distortion values corresponding to each subcarrier of the nth symbol, by using the nth symbol and hard decision results of the nth symbol. A channel filter(230) interpolates the phase distortion values, and determines phase distortion estimation values corresponding to the plural subcarriers of the nth symbol. The channel filter delays the phase distortion estimation values as one symbol, and outputs the delayed values.
Abstract translation: 提供了高级地面DMB(数字多媒体广播)接收机及其信道滤波器,以改善信道估计和补偿能力。 相位失真测量器(220)对相位失真进行补偿的第n个符号执行硬判决。 相位失真测量器通过使用第n个符号的第n个符号和第n个符号的硬判决结果来确定与第n个符号的每个子载波相对应的相位失真值。 信道滤波器(230)内插相位失真值,并且确定与第n个符号的多个子载波对应的相位失真估计值。 通道滤波器将相位失真估计值延迟为一个符号,并输出延迟值。
-
公开(公告)号:KR100656788B1
公开(公告)日:2006-12-12
申请号:KR1020040098189
申请日:2004-11-26
Applicant: 한국전자통신연구원
CPC classification number: G10L19/107 , G10L19/24
Abstract: 본 발명은 대수 코드북 검색 과정을 개선하여 한번의 검색과정에서 3가지 코드벡터를 얻음으로써, 비트율 신축성을 구현할 수 있는 코드벡터 생성 방법 및 그를 이용한 광대역 보코더에 관한 것으로, 보코더의 인코딩부에서의 코드벡터 생성 방법에 있어서, 부 프레임을 미리 정해진 트랙별로 나누고, 상기 각 트랙에서의 최대값을 찾아 지역 최대값을 정하는 제1 단계; 상기 트랙별 최대값의 위치에 트랙과 동일 개수의 펄스를 순차적으로 고정하고, 나머지 펄스에 대해 연속되는 두 개의 트랙에서 펄스 두 개를 조합하여 목표신호와의 오차를 최소로 하는 최적의 위치를 검색하는 제2 단계; 2개의 펄스 조합을 변경하면서 상기 제2 단계를 반복 수행하여 제1 임의 개수의 펄스로 구성된 최상위 비트율의 제1 코드벡터를 생성하는 제3 단계; 상기 제1 코드벡터의 각 펄스들에 대해 상기 검색 과정에서 저장된 각 펄스의 기여도를 비교하여, 각 트랙에서 기여도가 가장 작은 임의 개의 펄스를 제거하여 제2 코드 벡터를 생성하는 제4 단계; 및 상기 제2 코드 벡터에 대해 각 펄스의 기여도를 비교하여 각 트랙에서 기여도가 가장 작은 임의 개의 펄스를 제거하여 제일 비트율이 낮은 제3 코드벡터를 생성하는 제5 단계를 포함한다.
비트율 신축성, 보코더, 대수 코드북 검색, 펄스, 트랙, 기여도-
5.
公开(公告)号:KR1020060059297A
公开(公告)日:2006-06-01
申请号:KR1020040098189
申请日:2004-11-26
Applicant: 한국전자통신연구원
CPC classification number: G10L19/107 , G10L19/24
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 비트율 신축성을 갖는 코드벡터 생성 방법에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 광대역 적응형 다중 비트율(AMR-WB) 보코더내의 대수 코드북 검색 과정을 개선하여 한번의 검색과정에서 3가지 코드벡터(24개, 16개, 8개의 펄스로 구성되는 3개의 코드벡터)를 얻음으로써, 비트율 신축성을 구현할 수 있는 코드벡터 생성 방법 및 그를 이용한 광대역 보코더를 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 보코더의 인코딩부에서의 코드벡터 생성 방법에 있어서, 부 프레임을 트랙별로 나누고, 각 트랙에서의 최대값을 갖는 펄스 위치를 정하는 전처리단계; 검색대상 펄스 중, 트랙별 최대값의 위치에 트랙과 동일 개수의 펄스를 순차적으로 고정하고, 나머지 펄스에 대해 연속되는 두 개의 트랙에서 펄스 두 개를 조합하여 목표신호와의 오차를 최소로 하는 최적의 위치를 검색하는 펄스위치 결정단계; 및 각 트랙에서 기여도가 낮은 두 개의 펄스를 제거하여 트랙당 펄스의 수를 조절함으로써, 비트율 신축성을 갖는 코드벡터를 생성하는 신축성 코드벡터 생성단계를 포함한다.
4. 발명의 중요한 용도
본 발명은 보코더 등에 이용됨.
비트율 신축성, 보코더, 대수 코드북 검색, 펄스, 트랙, 기여도-
公开(公告)号:KR1020020025468A
公开(公告)日:2002-04-04
申请号:KR1020000057316
申请日:2000-09-29
Applicant: 한국전자통신연구원
CPC classification number: H04B1/709 , H04B1/7117 , H04J13/20 , H04L1/0631
Abstract: PURPOSE: A demodulator using an STTD(Space Time black coding based Transmit antenna Diversity) decoder for spread spectrum communication is provided to include the STTD decoder for supporting an STTD decoding, and to use one multiplier and one integrator in the STTD decoder, so as to reduce the size and easily perform a variable signal processing by controlling operations of the STTD decoder according to an STTD mode. CONSTITUTION: A code generator(203) is composed of many spread code generators and OVSF(Orthogonal Variable Spreading Factor) code generators. A complex despreader(302) is connected to a channel predictor(213) for outputting many predicted channels, and complex-despreads spread spectrum signals which are sampled at a low speed by using spread codes. A backward channelizer(305) backward-channelizes the despread signals by using OVSF codes. A summer(307) integrates output signals of the backward channelizer(305) as symbol units according to a chip rate enable signal, and outputs the integrated signals. Serial to parallel converters(310,311) store the integrated symbol values of the summer(307), and divide even-numbered and odd-numbered symbols as two-symbol units, then output the divided symbols. An STTD decoder(315) selectively receives the predicted channels and signals of two symbols buffered in the serial to parallel converters(310,311), to perform a complex multiplication, and performs a channel distortion compensation and an STTD decoding. A deskew buffer(321) stores signals decoded in the STTD decoder(315) by arranging time.
Abstract translation: 目的:提供一种使用STTD(空时黑色编码的发射天线分集)解调器进行扩频通信的解调器,包括用于支持STTD解码的STTD解码器,并在STTD解码器中使用一个乘法器和一个积分器,以便 通过根据STTD模式控制STTD解码器的操作来减小尺寸并容易地执行可变信号处理。 构成:代码生成器(203)由许多扩展码发生器和OVSF(正交可变扩频因子)码发生器组成。 复解调器(302)连接到用于输出许多预测信道的信道预测器(213),并且通过使用扩频码对以低速采样的扩频信号进行复扩展。 反向信道化器(305)通过使用OVSF码对解扩信号进行反向信道化。 夏季(307)根据码片使能信号将反向信道化器(305)的输出信号作为符号单位进行积分,并输出积分信号。 串行到并行转换器(310,311)存储加法器(307)的积分符号值,并将偶数和奇数符号划分为双符号单位,然后输出划分的符号。 STTD解码器(315)选择性地接收在串行到并行转换器(310,311)中缓冲的两个符号的预测通道和信号,以执行复数乘法,并执行信道失真补偿和STTD解码。 偏移缓冲器(321)通过布置时间来存储在STTD解码器(315)中解码的信号。
-
-
公开(公告)号:KR100138876B1
公开(公告)日:1998-06-15
申请号:KR1019940036350
申请日:1994-12-23
Applicant: 한국전자통신연구원
Abstract: 본 발명은 다지틀 신호를 펄스밀도 변조신호로 변환하는 장치에 관한 것으로, 계수기(20)를 이용하여 증가하는 방향으로 계수하여 이 결과를 변형회로(30)를 거쳐 계수기 신호를 변환하고 바꾸고자하는 디지틀 값이 저장되어 있는 레지스터의 값에 의해 제어되어 원하는 펄스밀도 변조신호가 생성된다.
-
公开(公告)号:KR1019970056137A
公开(公告)日:1997-07-31
申请号:KR1019950049250
申请日:1995-12-13
Applicant: 한국전자통신연구원
IPC: H04L7/00
Abstract: 본 발명은 CDMA 이동통신 시스템 수신기의 의사잡음(PseudoNoise, 이하 PN이라고 약칭함) 시퀀스를 빠른 시간 내에 정확히 송신기의 PN 시퀀스와의 위상차를 1PN칩 이내로 일치시키는 수신기의 PN코드 획득 구조에 관한 것으로서, 그 특징은 다중 드웰구조의 PN코 코드 획득 구조에 있어서, 소정 개수의 드웰이, 병렬로 접속되어 입력된 신호를 소정의 구간동안 누산하여 그 결과없이 상관관게값을 출력하는 소정개수의 상관기 및 상기 소정개수의 상관기들의 출력인 상관관계값들을 입력받아 비교하여 가장 큰 값을 출력하는 비교기를 포함하는 데에 있으므로, 본 발명은 제안된 코드 획득 구조를 CDMA 이동통신 시스템 수신기의 PN 동기 시스템에 채택하므로써 적은 하드웨어를 사용하면서도 수신기의 성능을 향상시킬 수 있다는 데에 그 효과가 있다.
-
公开(公告)号:KR1019960027381A
公开(公告)日:1996-07-22
申请号:KR1019940036349
申请日:1994-12-23
Applicant: 한국전자통신연구원
IPC: H03M13/00
Abstract: 비터비 복호기의 가지 메트릭 모듈에 입력되는 4비트 연성판정된 수신 부호어는 양끝+7(0111)과 -7(1001)부근의 값은 오류가 포함될 확률이 적고, 중앙 +1(0001), 0(0000), -1(1111)부근에 있는 값은 오류가 포함될 확률이 상대적으로 큰 특징을 갖는다.
본 발명에서는 가지 메트릭의 이러한 특징을 고려하여 오류가 많이 발생할 확률이 큰 중앙부분의 변화가 가지 메트릭에 영향을 주는 효과를 줄이고, 오류가 발생할 확률이 작은 양 끝부분의 변화가 가지 메트릭에 주는 효과도 줄이고, 그 사이 +4(0100)와 -4(0100)근처의 변화를 가지 메트릭에 충실히 반영하는 것이다.
이렇게 하면 가지 메트릭 값이 갖는 오류의 확률이 낮아져서 비터비 복호기의 성능을 향상시킬 수 있다.
또한, 최대값 근처의 가지 메트릭 값은 더욱더 큰 값을 갖도록 하고 최소값 부근의 값을 갖는 가지 메트릭 값은 더욱 세분된 값을 갖도록 하고 중간의 애매한 부분에서는 가지 메트릭 값의 변화를 작게 하고 그 나머지 부분에서는 가지 메트릭의 변화를 충실히 반영하여 비터비 복호기의 성능을 향상시킬 수 있다.
-
-
-
-
-
-
-
-
-