-
-
公开(公告)号:KR1019960009542B1
公开(公告)日:1996-07-20
申请号:KR1019930028478
申请日:1993-12-18
Applicant: 한국전자통신연구원
IPC: H04L25/49
Abstract: a control signal generator for generating control signals(wen,c0,c1,c2,c3) for controlling selective reading of the data block stored in a memory; a count signal generator for generating count signals(ad.0-ad.8) in a predetermined bit; a decoder for decoding the count signals to generate m-bit addresses to/from which data is inputted/outputted; and an address selector for combining the m-bit addresses by 8-bit unit and selectively outputting the bits included in each unit.
Abstract translation: 用于产生用于控制存储在存储器中的数据块的选择性读取的控制信号(wen,c0,c1,c2,c3)的控制信号发生器; 用于产生预定位中的计数信号(ad.0-ad.8)的计数信号发生器; 解码器,用于对计数信号进行解码以产生/从该数据输入/输出的m位地址; 以及地址选择器,用于将m比特地址组合8比特单元,并选择性地输出每个单元中包括的比特。
-
公开(公告)号:KR1019950022261A
公开(公告)日:1995-07-28
申请号:KR1019930028478
申请日:1993-12-18
Applicant: 한국전자통신연구원
IPC: H04L25/49
Abstract: 본 발명은, CDMA방식등 이동통신과 데시메이션 필터등의 채널이나 데이타 형태가 다중정보율로 진행되는 경우, 데이타 정보율을 복호하고 결정하는 비터비 복호기나 필터 연산장치의 입력단을 기존의 상용칩(예로 Qualcomm사의 비터비 복호기)에서 복잡하게 다수의 메모리로 구현한 것을 간소화하여 칩의 효율성을 높이는데 목적이 있는 것으로, 입력램 번지 카운터, 번지디코더, 멀티프렉스를 이용하여 각각의 데이타 정보율에 필요한 번지를 발생하는 입력번지 발생기를 구성하여 입력램을 제어해서, 보조메모리 없이 효율적인 연산을 수행할 수 있는 비터비 연상장치의 입력단을 설계하였다. 본 발명에서는 단일메모리로 다중율 입력데이타를 처리하므로, 기존의 비터비 복호기(예, CDMA 방식의 Qualcomm사 비터비 복호기)에서 제시한 적산후의 보조메모리(CDMA 방식인 경우 정보율이 4종류이므로 최소한 252바이트 램)를 제거할 수 있으므로, 멀티플렉스로 인한 약간의 면적증가를 고려하더라도, 입력단의 칩면적을 약 4/7로 줄일 수 있으며, 이 방법으로 설계한 칩을 휴대전화기에 사용할 경우 칩의 소비전력의 개선으로 효율적인 전력사용을 할 수 있는 등 여러가지 발명효과를 기대할 수 있다.
-
公开(公告)号:KR1019940015889A
公开(公告)日:1994-07-22
申请号:KR1019920026628
申请日:1992-12-30
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: 본 발명의 다단의 FIR 필터 및 데시메이션 필터 등의 연산장치를 이용한 다단필터장치에 관한 것으로, 기본클럭과, 주카운터의 출력으로 동작되는 동작클럭 발생기 및 필터클럭 조정발생기에 의해 임의의 다단필터들을 구동할 수 있는 동작클럭과 조정신호들을 외부 조정신호인 입력 주파수, 다단필터의 갯수, 탭수, 데시메이션비로 조정되는 멀티플렉스 & 위상변환기를 통해서 각각 필터에 필요한 주파수에 맞는 신호들로 변환하여 발생시키고, 각단의 계수값들을 각 필터에 배당된 계수램들에 상기 신호로 디코더로 통해 입.출력을 수행하며, 램번지 선택기를 사용하여 각단 필터의 동작 주파수에 관련해서 외부 조정신호로 데이타램들의 번지카운터들을 리셋하고, 각단에 배당된 데이타램들을 대칭 필터로 동작되도록 번지운영하며, 각 필터에 필요 주파수에 따라서 동작클럭과 데이타 입.출력 신호가 되도록 번지운영하고, 각 필터에 필요한 주파수에 따라서 동작클럭과 데이타 입.출력신호를 조합하며, X,Y레지스터와 단일 곱셈기와 각단에 배당된 다단적산기를 상기 신호들로 운영하고, 적산기의 출력을 먹스(MUX)등을 통해 각각의 데이타 램에 입력하도록 구성된 것이다.
-
公开(公告)号:KR1020060071068A
公开(公告)日:2006-06-26
申请号:KR1020050021022
申请日:2005-03-14
Applicant: 한국전자통신연구원
Abstract: 본 발명은 RC4 알고리듬을 사용하는 암복호화 장치로서 암복호화를 위한 대기시간을 줄여 데이터 처리 지연을 방지할 수 있는 암복호화 장치를 제공한다.
본 발명에 따른 암복호화 장치는 관리부, 암복호화부 및 제1 인터페이스를 포함한다. 관리부는 제1 데이터의 송신자 주소와 송신자 주소에 대응하는 보안 프로토콜인 암호슈트 값에 기초하여 WEP 시드키를 생성하는 WEP 시드키 생성부, WEP 시드키를 이용하여 S-Box 데이터를 생성하는 RC4 키 스케쥴러 및 RC4 키 스케쥴러에서 생성된 S-Box 데이터를 송신자 주소에 대응되도록 저장하는 S-Box 데이터 메모리를 포함한다. 암복호화부는 암호슈트에 대응하는 RC4 알고리듬을 수행하는 코어를 포함하고, 관리부로부터 전달받은 S-Box 데이터를 이용하여 제1 데이터의 암복호화를 수행하며, 제1 데이터 다음에 입력되는 제2 데이터를 위한 S-Box 데이터가 생성되도록 S-Box 데이터 생성 신호를 관리부로 전달한다. 제1 인터페이스는 관리부와 암복호화부 사이에 제어신호 및 데이터 신호를 전달한다.
RC4, cipher suite, S-Box, WEP, TKIP, CCMP, seed key-
公开(公告)号:KR1019950011063B1
公开(公告)日:1995-09-27
申请号:KR1019920026628
申请日:1992-12-30
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: The device executes a multiple filter operation such as single multiplier and Nth integrators, and generates a data RAM, counting memory address, operation clock and adjustment signals for FIR filters and decimation filters. The device executes a mulitple filter function by generating the counted memory address, operation clock, adjustment signal. The device improves a filter performance, reduces a size, and solves a software programming problem of DSP processor. The device includes a clock generator and clock adjustment generator which is operated by an output of basic clock and main counter, a multiplexer and phase converter which is adjusted by input frequency, multi-filters, tap number, decimation ratio, a decoder, X and Y regisiters and single multiplier, a multi-integrator, and a data RAM.
Abstract translation: 该器件执行单次乘法器和第N个积分器等多重滤波操作,并生成数据RAM,计数存储器地址,操作时钟和FIR滤波器和抽取滤波器的调整信号。 该器件通过产生计数的存储器地址,操作时钟,调整信号来执行多重滤波器功能。 该器件提高了滤波器性能,减小了大小,并解决了DSP处理器的软件编程问题。 该装置包括由基本时钟和主计数器的输出,多路复用器和相位转换器操作的时钟发生器和时钟调整发生器,其通过输入频率,多滤波器,抽头数,抽取比,解码器X和 Y寄存器和单乘法器,多积分器和数据RAM。
-
-
-
-
-
-