-
公开(公告)号:KR100216550B1
公开(公告)日:1999-09-01
申请号:KR1019970017716
申请日:1997-05-08
Applicant: 한국전자통신연구원
IPC: H04L12/56
CPC classification number: H04L12/437
Abstract: 본 발명은 실시간 절체를 위한 이중 교차 경로에 의한 장애 허용망 구조 및 그 구조를 이용한 패킷 처리 방법에 관한 것으로서, 두 개의 입력으로부터 입력된 동일한 패킷중 하나를 선택하고 하나는 제거한 후 전송시에는 동일한 두 개의 패킷을 송출하도록 하는, 즉 하나의 링크가 하나 건너 뛴 이웃 노드에 연결되도록 하는 중복 송수신(DRDT)-Ⅱ와 , 하나의 링크가 한 단계 다음의 노드로 연결되는 것에 더하여 노드를 구성하는, 즉 다른 D-node의 하나의 링크가 두 단계 건너 뛴 노드에 연결되도록 하는 중복 송수신(DRDT)-Ⅲ를 구성함으로써, 이웃한 노드가 동시에 고장난 경우에도 전체 망에서 그 노드만 제거되고, 나머지 노드는 통신이 가능하므로 망의 신뢰도를 향상시킬 수 있는 효과를 가진다.
-
公开(公告)号:KR1019990042170A
公开(公告)日:1999-06-15
申请号:KR1019970062893
申请日:1997-11-25
Applicant: 한국전자통신연구원
IPC: H04L12/28
Abstract: 본 발명은 비동기 전송모드(ATM) 계층에서 멀티캐스트 연결 능력을 제공하기 위한 VPI/VCI 지정 방법에 관한 것이다.
현재 IP 기반의 멀티캐스트 서비스의 대부분은 IP 레벨과 같은 전달 레벨 이상에서 수행되므로 멀티캐스트 기능을 제공하기 위해 ATM 계층 이상의 상위 계층에서 패킷을 복사하는 큰 처리 부담을 갖게 된다. 지금까지 ATM 계층은 점대점 연결 구조에 대한 기능만이 연구 개발되었으며, 그로 인해 멀티캐스트에 대한 기능을 지원하지 않고 있다. 만약 ATM 계층에서 멀티캐스트 연결 능력을 제공한다면 이에 발생되는 문제는 효율적으로 VPI/VCI 주소를 할당하여 멀티캐스트 대상 시스템들과 연결하는 방법이다.
따라서 본 발명에서는 ATM 계층에서의 멀티캐스트 도메인의 크기에 따라 종류 1, 종류 2 및 종류 3으로 VPI/VCI를 할당하고, 이를 ATM 스위치와 멀티미디어 VPI/VCI 서버에서 해독하므로써 멀티캐스트 또는 브로드캐스트 연결 능력을 제공한다.-
公开(公告)号:KR100153944B1
公开(公告)日:1998-11-16
申请号:KR1019950053939
申请日:1995-12-22
Applicant: 한국전자통신연구원
IPC: H04L12/931 , H04L12/947
Abstract: 본 발명은 ATM 스위치를 이용한 IP 라우터 기능 수용을 위한 이더넷 접속 장치에 관한 것으로서, 다수의 이더넷(Ethernet)과 접속되어 MAC 어드레스를 제거하거나 붙여 공통버스의 중재를 통해 IP 프레임을 송수신하는 이더넷 접속 수단(10); 상기 이더넷 접속 수단(10)으로부터 IP 프레임을 입력받아 멀티 프로토콜을 인켑슐레이션(Encapsulation)한 후 다중화하여 출력하거나, 인켑슐레이션된 데이터를 입력받아 역다중화한 후 디켑슐레이션(Decapsulation)하여 멀티 프로토콜을 비교하여 IP 프레임을 상기 이더넷 접속 수단(10)으로 출력하는 멀티 프로토콜 인켑슐레이션(Multiprotocol Encapsulation) 수단(20); 상기 멀티 프로토콜 인켑슐레이션 수단(20)의 IP 프레임을 입력받아 트레일러를 첨가하여 AAL 5 데이타로 변환한 후, 연결 인식자(VPI/VCI) 헤더값을 붙여 ATM 셀 데이터로 변환하여 출력하고, 입력된 ATM 셀 데이타에서 VPI/VCI 헤더값을 제거하여 AAL 5 데이타로 변환한 후 트레일러를 제거하여 인켑슐레이션된 IP 프레임을 상기 멀티 프로토콜 인켑슐레이션 수단(20)으로 출력하는 AAL 5/ATM 셀 변환 수단(30); 및 상기 AAL 5/ATM 셀 변환 수단(30)에서 수신된 셀에 셀프라우팅 위한 정보인 부가헤더를 첨가하여 ATM 스위치(3)로 출력하거나, ATM 스위치(3)로부터 데이타를 입력받아 부가헤더를 제거하여 ATM 셀 데이타를 상기 AAL 5/ATM 셀 변환 수단(30)에 출력하는 스위치 접속 수단(40)을 구비하여 ATM 스위치의 셀 멀티캐스팅 기능 즉, 해당 VPI/VCI 셀의 복사 기능을 이용하여 다수의 ATM 가입자에게 IP 멀티캐스팅 기능을 제공할 수 있으며, 이더넷 가입자에게는 IP 프레임 수신 버퍼(25)의 멀티캐스팅 데이타를 버스 제어/중재기(12)에서 해당 이더넷 접속 회로(11)로 2번 출력되게 조절하여 기존의 이더넷(Ethernet) 사용자는 그대로 두고 새로운 고속 데이타 전송 및 처리를 요구하는 사용자에게는 ATM 접속 기능을 주어 ATM 스위칭 기능을 이용하여 이들간의 고속 통신이 가능한 효과가 있다.
-
4.
公开(公告)号:KR1019980034995A
公开(公告)日:1998-08-05
申请号:KR1019960053211
申请日:1996-11-11
Applicant: 한국전자통신연구원
IPC: G06F12/08
Abstract: 본 발명은 트랜잭션 처리를 위한 메모리 구조와 데이타베이스 시스템의 회복 방법에 관한 것으로, 공통 블럭 레지스터 내장 메모리를 사용한 그림자 페이지 회복 구조 및 회복 기법을 도입하므로써 디스크로 백업하는 과정이 필요하지 않아 페이지 테이블을 관리할 필요가 없고, 블럭 단위로 백업 및 복구를 수행하여 작은 단위의 잠금도 가능하며, 트랜잭션 수행시 가장 큰 부담이었던 복사 시간이 거의 무시할 수 있을 정도로 줄어들어 트랜잭션에 필요한 모든 부담을 제거할 수 있으므로 고속의 트랜잭션 처리 및 회복을 수행할수 있는 공통 블럭 레지스터 내장 메모리의 구조와 이를 이용한 그림자 페이지 회복 구조 및 회복 기법이 제시된다.
-
公开(公告)号:KR100123064B1
公开(公告)日:1997-11-24
申请号:KR1019940032594
申请日:1994-12-02
IPC: H04L12/40
CPC classification number: H04L12/437
Abstract: A packet transmission network system where structures the dual receiving/dual node as the ring type. Even if the interruption of the node generates, the packet can be transferred immediately, and the interruption situation recovers through the independent function.
Abstract translation: 一种分组传输网络系统,其中双接收/双节点为环型。 即使生成中断节点,也可以立即传输数据包,并通过独立的功能恢复中断状态。
-
-
公开(公告)号:KR1019950012065B1
公开(公告)日:1995-10-13
申请号:KR1019930019966
申请日:1993-09-27
Applicant: 한국전자통신연구원
IPC: G06F1/26
Abstract: The system comprises a first nonvolatile memory for storing a great of data; a processor for applying a power obstacle generation signal and transmitting a backup and recovery command; a backup unit for backing-up the recovery control signal under command of the backup and recovery command, the backup unit being connected to the processor; volatile memory for applying the backup and recovery control signal from the backup unit; a second nonvolatile memory for applying the backup and recovery control signal and backing-up the content of the volatile memory when the power is off, the second nonvolatile memory being connected to the processor; and a power obstacle generation sensing and interrupt generation unit for sensing the power obstacle and generating the interrupt.
Abstract translation: 该系统包括用于存储大量数据的第一非易失性存储器; 用于施加电力障碍物产生信号并发送备份和恢复命令的处理器; 备份单元,用于在备份和恢复命令的指令下备份恢复控制信号,备用单元连接到处理器; 用于从备份单元应用备份和恢复控制信号的易失性存储器; 第二非易失性存储器,用于在电源关闭时应用备份和恢复控制信号并备份易失性存储器的内容,第二非易失性存储器连接到处理器; 以及用于感测电力障碍物并产生中断的电力障碍物产生感测和中断产生单元。
-
-
公开(公告)号:KR1019950009733A
公开(公告)日:1995-04-24
申请号:KR1019930019967
申请日:1993-09-27
Applicant: 한국전자통신연구원
IPC: G11C16/06
Abstract: 본 발명은 쓰기 횟수 제한이 있는 비휘발성 메모리 칩의 사용기간 연장방법에 관한 것으로, 공간을 골고루 활용하여 프레쉬 메모리의 사용기간을 길게 하여 실제적인 사용이 가능하도록 한다.
에프램 소프트웨어는 메인 메모리처럼 사용되는 에프램 영역을 계속 사용하다가 사용할 수 없는 시기에 도달하면, 다른 영역을 사용하며, 특히, 에프램 소프트웨어는 제한된 쓰기 횟수를 모두 사용하여 폐기된 영역이 많아지면, 경보를 알려 사용자가 메모리를 교체할 수 있게 한다. 그리고, 에프렘 소프트웨어도 프레쉬 소프트웨어와 마찬가지로 블럭 요구 및 반환처리시 사용이 적은 비휘발성 메모리 영역을 할당함으로써 블럭 이동횟수를 줄일 수 있는 효과가 있다. -
-
-
-
-
-
-
-
-