핑퐁방식의 프레임 메모리 구조를 갖는 영상 압축/복원 시스템 회로
    2.
    发明公开
    핑퐁방식의 프레임 메모리 구조를 갖는 영상 압축/복원 시스템 회로 失效
    一种具有乒乓帧存储器结构的图像压缩/解压缩系统电路

    公开(公告)号:KR1019960028428A

    公开(公告)日:1996-07-22

    申请号:KR1019940033480

    申请日:1994-12-09

    Abstract: 본 발명은 동영상을 실시간 압축 또는 복원하는 영상 처리 시스템에서 동영상의 입력과 출력을 수행하는 비디오 오버레이 회로와 영상 압축/복원기 사이의 데이터 변환 및 인터페이스 회로에 관한 것으로, 일반적인 비디오 오버레이 회로의 프레임 메모리 구조를 개선하여 프레임 메모리를 핑퐁 방식으로 구성하여 영상 압축/복원기와의 인터 페이스를 제공하는 방법과 동 방법을 사용한 프레임 메모리와 영상 압축/복원기 사이의 블럭 변환기 구조에 관한 것이다.
    특징적인 구성으로는 동영상의 실시간 압축 또는 복원을 위한 영상처리 시스템에서 동영상의 입력과 출력을 수행하는 비디오 오버레이 회로에 있어서, 핑퐁 방식으로 구성한 두개의 프레임 메모리 뱅크와, 상기 비디오 오버레이 회로의 NTSC 디코더부로 부터 한 영상 프레임의 끝을 알리는 블랭크 신호가 검출되면 뱅크 선택신호를 반전 시켜서 비디오 오버레이회로와 픽셀 블럭 변환부로 연결되는 프레임 메모리 뱅크를 바꾸어 주도록 하는 프레임 메모리 뱅크 제어부와, 상기 프레임 메모리 뱅크 제어부의 뱅크 선택신호에 의해 두개의 프레임 메모리 뱅크중 한 프레임 메모리 뱅크가 비디오 오버레이회로로 연결되면 다른 프레임 메모리 뱅크는 픽셀 블럭 변환부를 거쳐서 영상 압축/복원부에 연결되도록 두개의 프레임 메모리 뱅크를 제어하는 프레임 메모리 선택부 및 픽셀 블록변환 선택부와, 상기 두개의 프레임 메모리 뱅크에 저장되는 데이터와 영상 압축/복원부에서 사용되는 데이타의 형식을 변환시키고 전송동기를 맞추어 주는 픽셀 블록 변환부로 구성함에 있으며 이것은 기존의 오버레이 회로의 동작에 영향을 주지않고 영상 데이터를 얻거나 디스플레이할 수 있으며 칼라 변동등의 영상 압축/복원의 전 처리과정을 기존의 오버레이 회로를 이용할 수 있다는 장점이 있다.

    영상 압축/복원용 양자화기의 양자화/역양자화 회로
    3.
    发明公开
    영상 압축/복원용 양자화기의 양자화/역양자화 회로 失效
    量化器的量化/去量化电路用于图像压缩/

    公开(公告)号:KR1019960024901A

    公开(公告)日:1996-07-20

    申请号:KR1019940034152

    申请日:1994-12-14

    Abstract: 본 발명은 양자화값의 역수를 미리 계산하여 별도의 롬에 저장하여 제산 동작을 승산동작으로 변환사용하므로서 별도의제산기없이 승산회로 하나만으로 양자화 및 역 양자화가 가능하도록 즉,
    F
    Q (u,ν) = 정수라운드[F(u,ν)×1/Q(u,ν)] (식 3)
    과 같이 표현되는 영상 압축/복원용 양자화기의 양자화/역양자화 회로를 제공함에 있다.
    특징적인 구성으로는 영상 데이터와 함께 입력되는 블럭 데이터의 시작 신호에 의해서 래스터(RASTER) 주사순의 램 엑세스(기록/판독) 제어를 위한 주소를 발생하는 주소 생성기와 상기 주소 생성기의 6비트 출력에 양자화 메모리뱅크의 선택을 위한 선택신호가 상위 비트로 가산되어 만들어진 64×8 비트의 양자화 데이블 4개를 포함하는 양자화 테이블 램과 상기 양자화 테이블 램의 양자화 계수에 대한 역수값(1~1/225)을 저장하는 롬으로 된 메모리 회로부와, 비트열 형태로 입력되는 피승수와 승수를 이용하여 부스 부호화계수를 출력하는 부스 부호화수단과 상기 부스부호화 계수에 대한 올림수를저장하기 위한 올림수 저장용 가산수단과 양자화기의 모드가 양자화 일 경우 양자화값의 역수에 곱해진 기준화계수를 다시 나누어 결과를 출력해 주는 병렬 셈기/배럴 쉬프터수단으로 된 승산기 회로부로 구성함에 있다.

    영상 표준의 역양자화 회로
    6.
    发明授权
    영상 표준의 역양자화 회로 失效
    H.261和H.263的反相量化

    公开(公告)号:KR100243096B1

    公开(公告)日:2000-02-01

    申请号:KR1019970035997

    申请日:1997-07-30

    Abstract: 영상 코덱 표준의 H.261과 H.263에서는 여러 기능들을 사용하여 영상을 압축 또는 복원한다. 이 표준에 채택된 기능들에는 본 발명과 관련된 양자화기/역양자화기가 포함되어 있다. 양자화기는 영상의 압축시 이산 여현 변환(DCT) 기능의 결과를 입력받아 정해진 값으로 제산한다. 반면, 역양자화기는 영상의 복원시 RLD의 결과를 입력받아 양자화시 제산한 값으로 승산을 수행하거나, 이산 여현 변환(DCT)의 결과를 양자화한 값으로 승산 한다. 역양자화기는 입력된 값에 양자화시 제산한 값으로 승산하는 것으로 이 연산을 수행하기 위해서는 승산기가 꼭 필요하다. 그러나, 승산기의 비용이 다른 연산기들에 비해 상대적으로 높아 승산기의 효율적인 설계가 꼭 필요하다. 그래서 여러가지 방법들이 시도되고 그 중 가장 일반적인 것이 매 입력되는 승수에 대해 피승수를 승산기에 직접 입력시켜 승산을 하거나, 승산기 대신 가산기를 사용하면서 여러 알고리즘을 적용시켜 승산한다. 승산기를 사용하는 경우는 하드웨어 비용이 증가되어 비용을 고려한 설계에서는 사용되지 않는다.
    따라서, 본 발명은 영상 코덱 표준인 H.261과 H.263의 역양자화기를 구현하기 위해서 기본적으로 필요한 승산기 대신 덧셈기를 사용하고, 승수의 시리얼 비트 입력에 따라 피승수의 값을 가산함으로 승산을 수행하고, 승산기의 결과를 역양자화 처리 모드에 따라 조정하는 회로를 포함하고 있다.

    영상 표준의 역양자화 회로
    7.
    发明公开
    영상 표준의 역양자화 회로 失效
    视频标准的逆量化电路

    公开(公告)号:KR1019990012565A

    公开(公告)日:1999-02-25

    申请号:KR1019970035997

    申请日:1997-07-30

    Abstract: 영상 코덱 표준의 H.261과 H.263에서는 여러 기능들을 사용하여 영상을 압축 또는 복원한다. 이 표준에 채택된 기능들에는 본 발명과 관련된 양자화기/역양자화기가 포함되어 있다. 양자화기는 영상의 압축시 이산 여현 변환(DCT) 기능의 결과를 입력받아 정해진 값으로 제산한다. 반면, 역양자화기는 영상의 복원시 RLD의 결과를 입력받아 양자화시 제산한 값으로 승산을 수행하거나, 이산 여현 변환(DCT)의 결과를 양자화한 값으로 승산 한다. 역양자화기는 입력된 값에 양자화시 제산한 값으로 승산하는 것으로 이 연산을 수행하기 위해서는 승산기가 꼭 필요하다. 그러나, 승산기의 비용이 다른 연산기들에 비해 상대적으로 높아 승산기의 효율적인 설계가 꼭 필요하다. 그래서 여러가지 방법들이 시도되고 그 중 가장 일반적인 것이 매 입력되는 승수에 대해 피승수를 승산기에 직접 입력시켜 승산을 하거나, 승산기 대신 가산기를 사용하면서 여러 알고리즘을 적용시켜 승산한다. 승산기를 사용하는 경우는 하드웨어 비용이 증가되어 비용을 고려한 설계에서는 사용되지 않는다.
    따라서, 본 발명은 영상 코덱 표준인 H.261과 H.263의 역양자화기를 구현하기 위해서 기본적으로 필요한 승산기 대신 덧셈기를 사용하고, 승수의 시리얼 비트 입력에 따라 피승수의 값을 가산함으로 승산을 수행하고, 승산기의 결과를 역양자화 처리 모드에 따라 조정하는 회로를 포함하고 있다.

    저 전송률 비디오 신호 압축을 위한 양자화기
    8.
    发明公开
    저 전송률 비디오 신호 압축을 위한 양자화기 失效
    量化器用于低速率视频信号压缩

    公开(公告)号:KR1019980045888A

    公开(公告)日:1998-09-15

    申请号:KR1019960064133

    申请日:1996-12-11

    Abstract: 본 발명은 비디오 신호의 압축과 복원에 대한 국제 표준인 H.263의 양자화 알고리즘을 이용하여 VLSI로 구현하는 양자화기 구조에 관한 것이다.
    H.263의 양자화 알고리즘을 3비트 부스 인코더를 이용한 승산기로 구현할 때에 승산기의 입력되는 DCT 계수 데이터는 절대 값과 뺄셈 연산을 하는 복잡한 전처리 단계가 있다.
    본 발명은 상기의 문제점을 해결하기 위한 첫 단계로 입력되는 DCT 계수를 항상 음수가 되도록 하여 뺄셈 연산을 한 다음 승산기 회로로의 입력은 양수가 되도록 하는 방법으로 전처리 단계를 간소화 하였다. 따라서, 승산을 위한 전처리 단계를 간소화 하였으며, 승산 결과의 부호화 계산 결과의 넘침(Overflow) 등의 승산결과 후 처리 또한 간소화 할 수 있는 양자화기에 관해 개시된다.

    지그재그 변환 회로
    9.
    发明公开
    지그재그 변환 회로 无效
    锯齿形转换电路

    公开(公告)号:KR1019970049420A

    公开(公告)日:1997-07-29

    申请号:KR1019950052641

    申请日:1995-12-20

    Abstract: 본 발명은 듀얼 포트 메모리를 사용하여 영상의 압축복원 표준 알고리즘으로 사용되는 JPEG, MPEG등에서 주파수 영역으로 변환된 8×8 블럭의 데이타를 압축 코딩하기에 앞서 지그재그 순서로 변환하거나 그 반대로 지그재그 순서로 복원된 데이타를 순차적으로 변환하는 기능을 제공하는 지그재그 순서 변환회로에 관한 것으로, JPEG, MPEG등에서 8×8블럭의 데이타를 지그재그 순서로 변환하거나 그 반대로 지그재그 순서로 된 데이타를 순차적으로 변환하는 기능을 제공하는 지그재그 순서 변환회로에 있어서, 64개의 워드를 저장할 수 있는 1개의 듀얼 포트 메모리와; 상기 듀얼 포트 메모리에 연결되어 상기 메모리의 데이타를 엑세스하기 위한 순차 어드레스 값을 발생하는 순차 어드레스 발생기와; 순차적으로 입력되는 데이타를 지그재그 순으로 얻기 위해 상기 데이타를 지그재그 어드레스를 인가하는 지그재그 어드레스 발생기를 포함하여 구성되어, 듀얼 포트 메모리를 사용함에 따라 멀티플렉서가 불필요하게 되어 공간 및 자원 면에서 간단한 구조를 갖을 수 있으며, 종래 보다 훨씬 빠르게 지그재그 변환을 행할 수 있을 뿐만 아니라 고정된 시점에서 변환된 데이타를 얻을 수 있었던 것에 비하여 읽기 어드레스를 인가하는 시점을 조정함으로써 쉽게 지연 시간을 조정할 수 있으며, 또한 메모리를 사용하여 데이타를 저장하므로 전력 소모면에서도 유리하다.

    공통선 신호방식 중계기의 신호링크 할당과 루팅방법
    10.
    发明授权
    공통선 신호방식 중계기의 신호링크 할당과 루팅방법 失效
    通信信号转发信号链路的路由和配置方法

    公开(公告)号:KR1019910004806B1

    公开(公告)日:1991-07-13

    申请号:KR1019880007346

    申请日:1988-06-17

    Abstract: The method is for relating the level functions of the signalling transfer point and for assigning the signalling link selection (SLS) value to the level 2 signal link to improve the efficiency of teh signal network signal networks (L3) are connected to communicate mutually and signal links (L2) are connected to the signal neworks (L3) respectively. clusters (C) are formed by connecting signal data links to the signal links (L2) one by one and the clusters are grouped by maximum F numbers. SLS values are assigned to the signal links differently according to the clusters and the F numbers of signal links are assigned by same SLS value.

    Abstract translation: 该方法用于将信令传送点的级别功能与用于将信令链路选择(SLS)值分配给级别2信号链路相关联,以提高信号网络信号网络(L3)相互连接的信号和信号的效率 链路(L2)分别连接到信号纽约(L3)。 通过将信号数据链路逐个连接到信号链路(L2)而形成簇(C),并且通过最大F数对簇进行分组。 SLS值根据簇分配给信号链路,并且信号链路的F数由相同的SLS值分配。

Patent Agency Ranking