-
公开(公告)号:DE112016001481T5
公开(公告)日:2017-12-28
申请号:DE112016001481
申请日:2016-03-01
Applicant: APPLE INC
Inventor: TRIPATHI BRIJESH , SMITH ERIC G , MACHNICKI ERIK P , CHO JUNG WOOK , ALASHMOUNY KHALED M , KATTEL KIRAN B , BETTADA VIJAY M , YANG BO , WEI WENLONG
IPC: G01R19/165 , G01R19/10 , G01R23/165 , G01R31/28
Abstract: Eine Unterspannungserkennungsschaltung und ein Verfahren zum Betrieb einer IC, die Selbige einschließt, sind offenbart. In einer Ausführungsform schließt eine IC eine Unterspannungsschutzschaltung ein, die einen ersten und einen zweiten Komparator aufweist, die so konfiguriert sind, dass sie eine Versorgungsspannung mit einem ersten bzw. einem zweiten Schwellenwert vergleichen, wobei der zweite Spannungsschwellenwert größer als der erste ist. Eine Logikschaltung ist gekoppelt, um Signale vom ersten und zweiten Komparator zu empfangen. Während des Betriebs in einem Hochleistungszustand durch eine entsprechende funktionelle Schaltung ist die Logikschaltung so konfiguriert, dass sie die Umsetzung eines Drosselsignals infolge einer Anzeige, dass die Versorgungsspannung unter den ersten Schwellenwert gefallen ist, veranlasst. Ein Taktsignal, das an die funktionelle Schaltung bereitgestellt wird, kann infolge der Anzeige gedrosselt werden. Wenn die Versorgungsspannung anschließend auf einen Pegel über dem zweiten Schwellenwert steigt, kann das Drosselsignal ausgesetzt werden.
-
公开(公告)号:BR102013015444A2
公开(公告)日:2015-06-23
申请号:BR102013015444
申请日:2013-06-19
Applicant: APPLE INC
Inventor: LIN JIM J , KATTEL KIRAN B
Abstract: Resumo patente de invenção: "aparelho e metodologia de controle térmico". A presente invenção refere-se a várias modalidades de uma metodologia e a um aparelho de controle térmico. Em uma modalidade, um circuito integrado inclui um ou mais sensores térmicos, circuito de comparação e circuito de controle. O circuito de comparação é configurado para receber leituras de temperatura de um ou mais sensores térmicos. O circuito de controle é configurado para reduzir um nível de desempenho de um ou mais subsistemas controlados que respondem ao circuito de comparação, determinando que pelo menos uma leitura de temperatura de um ou mais sensores térmicos excede um de um ou mais valores limites. Um mecanismo de controle térmico baseado em software também pode executar simultaneamente com o aparelho.
-
公开(公告)号:DE112016001481B4
公开(公告)日:2021-08-26
申请号:DE112016001481
申请日:2016-03-01
Applicant: APPLE INC
Inventor: TRIPATHI BRIJESH , SMITH ERIC G , MACHNICKI ERIK P , CHO JUNG WOOK , ALASHMOUNY KHALED M , KATTEL KIRAN B , BETTADA VIJAY M , YANG BO , WEI WENLONG
IPC: G01R19/165 , G01R19/10 , G01R23/165 , G01R31/28
Abstract: Schaltung, umfassend:einen ersten Komparator, der so konfiguriert ist, dass er eine Versorgungsspannung mit einem ersten Spannungsschwellenwert vergleicht;einen zweiten Komparator, der so konfiguriert ist, dass er die Versorgungsspannung mit einem zweiten Spannungsschwellenwert vergleicht, wobei der zweite Spannungsschwellenwert größer als der erste Spannungsschwellenwert ist; undeine Logikschaltung, die gekoppelt ist, um erste und zweite Signale von dem ersten bzw. zweiten Komparator zu empfangen, wobei die Logikschaltung so konfiguriert ist, dass sie, wenn ein entsprechender funktioneller Schaltungsblock in einem Hochleistungszustand arbeitet, ein Drosselsignal umsetzt, wenn die Versorgungsspannung unter den ersten Spannungsschwellenwert fällt, und ferner so konfiguriert ist,dass sie das Drosselsignal in einem nicht umgesetzten Zustand hält, wenn die Versorgungsspannung über dem zweiten Spannungsschwellenwert liegt;wobei die Logikschaltung ferner so konfiguriert ist, dass sie die Umsetzung des Drosselsignals bei Betrieb in einem Leistungszustand mit einer niedrigeren Leistung als dem Hochleistungszustand verhindert und bei Übergang in den Hochleistungszustand die Umsetzung des Drosselsignals verhindert, bis die Versorgungsspannung auf einen Wert über dem zweiten Spannungsschwellenwert gestiegen ist.
-
公开(公告)号:DE112016005671T5
公开(公告)日:2018-08-23
申请号:DE112016005671
申请日:2016-09-15
Applicant: APPLE INC
Inventor: YU SHU-YI , MACHNICKI ERIK P , HERBECK GILBERT H , KATTEL KIRAN B , GULATI MANU
Abstract: In einer Ausführungsform schließt eine integrierte Schaltung, wie beispielsweise ein SOC (oder auch ein diskretes Chipsystem), eine oder mehrere lokale Zeitbasen an verschiedenen Orten ein. Die Zeitbasen können auf Grundlage eines hochfrequenten lokalen Taktes inkrementiert werden, der während der Verwendung Schwankungen unterliegen kann. Auf Grundlage eines niedrigfrequenteren Taktes, der weniger Schwankung unterliegt, können die lokalen Zeitbasen unter Verwendung von Hardware-Schaltlogik periodisch auf die korrekte Zeit synchronisiert werden. Insbesondere kann der korrekte Zeitbasiswert für die nächste Synchronisierung an jede lokale Zeitbasis übermittelt werden, und die Steuerschaltung für die lokale Zeitbasis kann konfiguriert sein, die lokale Zeitbasis bei dem korrekten Wert zu sättigen, wenn die lokale Zeitbasis den korrekten Wert erreicht, bevor die Synchronisierung auftritt. Wenn die Synchronisierung auftritt und die lokale Zeitbasis den korrekten Wert nicht erreicht hat, kann gleichermaßen die Steuerschaltung konfiguriert sein, den korrekten Zeitbasiswert zu laden.
-
-
-