Zeitbasissynchronisierung
    1.
    发明专利

    公开(公告)号:DE112016005671T5

    公开(公告)日:2018-08-23

    申请号:DE112016005671

    申请日:2016-09-15

    Applicant: APPLE INC

    Abstract: In einer Ausführungsform schließt eine integrierte Schaltung, wie beispielsweise ein SOC (oder auch ein diskretes Chipsystem), eine oder mehrere lokale Zeitbasen an verschiedenen Orten ein. Die Zeitbasen können auf Grundlage eines hochfrequenten lokalen Taktes inkrementiert werden, der während der Verwendung Schwankungen unterliegen kann. Auf Grundlage eines niedrigfrequenteren Taktes, der weniger Schwankung unterliegt, können die lokalen Zeitbasen unter Verwendung von Hardware-Schaltlogik periodisch auf die korrekte Zeit synchronisiert werden. Insbesondere kann der korrekte Zeitbasiswert für die nächste Synchronisierung an jede lokale Zeitbasis übermittelt werden, und die Steuerschaltung für die lokale Zeitbasis kann konfiguriert sein, die lokale Zeitbasis bei dem korrekten Wert zu sättigen, wenn die lokale Zeitbasis den korrekten Wert erreicht, bevor die Synchronisierung auftritt. Wenn die Synchronisierung auftritt und die lokale Zeitbasis den korrekten Wert nicht erreicht hat, kann gleichermaßen die Steuerschaltung konfiguriert sein, den korrekten Zeitbasiswert zu laden.

    System-on-a-chip mit always-on-prozessor, der das SOC rekonfiguriert und Nur-Speicher-Kommunikationsmodus unterstützt

    公开(公告)号:DE112015002522B4

    公开(公告)日:2022-05-25

    申请号:DE112015002522

    申请日:2015-03-13

    Applicant: APPLE INC

    Abstract: Integrierte Schaltung (10), umfassend:mindestens einen Prozessor (30), der eine Zentraleinheit in der integrierten Schaltung (10) bildet;eine Energieverwaltungsschaltung (32), konfiguriert zum Übertragen von Spannungsanforderungen an eine Energieverwaltungseinheit (156), die extern zur integrierten Schaltung (10) ist, wobei die Spannungsanforderungen Anforderungen sind, um eine oder mehrere Stromversorgungsspannungen zur integrierten Schaltung (10) zu leiten;einen Speicher-Controller (22), gekoppelt mit einem Speicher (12) während des Betriebs, wobei die Energieverwaltungsschaltung (32) konfiguriert ist, um ein Herunterfahren des Speicher-Controllers (22) über eine Kommunikation mit der Energieverwaltungseinheit (156) zu veranlassen; undeine erste, mit dem Prozessor (30) und dem Speicher-Controller (22) gekoppelte Komponente (16), wobei die erste Komponente (16) konfiguriert ist, um eingeschaltet zu bleiben, während der Prozessor (30), die Energieverwaltungsschaltung (32) und der Speicher-Controller (22) abgeschaltet sind, und wobei die erste Komponente (16) separat von der Energieverwaltungsschaltung (32) mit der Energieverwaltungseinheit (156) gekoppelt ist, und wobei die erste Komponente (16) konfiguriert ist, um das Hochfahren des Speicher-Controllers (22) über die separate Kopplung mit der Energieverwaltungseinheit (156) zu veranlassen, um den Speicher-Controller (22) unter Verwendung der in der ersten Komponente (16) gespeicherten Konfigurationsdaten des Speicher-Controllers (22) zu programmieren und um mit dem Speicher-Controller (22) während einer Zeit, in der der Prozessor (30) heruntergefahren ist, zu kommunizieren.

    System on a chip with always-on processor

    公开(公告)号:AU2015267615B2

    公开(公告)日:2018-03-15

    申请号:AU2015267615

    申请日:2015-04-01

    Applicant: APPLE INC

    Abstract: In an embodiment, a system on a chip (SOC) includes a component that remains powered when the remainder of the SOC is powered off. The component may include a sensor capture unit to capture data from various device sensors, and may filter the captured sensor data. Responsive to the filtering, the component may wake up the remainder of the SOC to permit the processing. The component may store programmable configuration data, matching the state at the time the SOC was most recently powered down, for the other components of the SOC, in order to reprogram them after wakeup. In some embodiments, the component may be configured to wake up the memory controller within the SOC and the path to the memory controller, in order to write the data to memory. The remainder of the SOC may remain powered down.

    System on a chip with always-on processor

    公开(公告)号:AU2015267615A1

    公开(公告)日:2016-10-27

    申请号:AU2015267615

    申请日:2015-04-01

    Applicant: APPLE INC

    Abstract: In an embodiment, a system on a chip (SOC) includes a component that remains powered when the remainder of the SOC is powered off. The component may include a sensor capture unit to capture data from various device sensors, and may filter the captured sensor data. Responsive to the filtering, the component may wake up the remainder of the SOC to permit the processing. The component may store programmable configuration data, matching the state at the time the SOC was most recently powered down, for the other components of the SOC, in order to reprogram them after wakeup. In some embodiments, the component may be configured to wake up the memory controller within the SOC and the path to the memory controller, in order to write the data to memory. The remainder of the SOC may remain powered down.

Patent Agency Ranking