-
公开(公告)号:DE112023001775T5
公开(公告)日:2025-01-23
申请号:DE112023001775
申请日:2023-03-30
Applicant: IBM
Inventor: ELSHARIF ASHRAF , BRANCIFORTE RICHARD , ALEXANDER GREGORY , BERGER DEANNA , BRONSON TIMOTHY , TSAI AARON , PRITCHARD TAYLOR , KALTENBACH MARKUS , JACOBI CHRISTIAN , BLAKE MICHAEL
IPC: G06F12/0897
Abstract: Ein Computersystem umfasst einen Prozessorkern und ein Arbeitsspeichersystem in Signaldatenübertragung mit dem Prozessorkern. Das Arbeitsspeichersystem umfasst einen ersten Cache und einen zweiten Cache. Der erste Cache ist auf einer ersten Ebene einer Hierarchie in dem Arbeitsspeichersystem angeordnet und ist konfiguriert, um eine Mehrzahl von Einträgen des ersten Cache zu speichern. Der zweite Cache ist auf einer zweiten Ebene der Hierarchie angeordnet, die niedriger als die erste Ebene ist, und speichert eine Mehrzahl von Einträgen des zweiten Cache. Der erste Cache verwaltet ein Verzeichnis, das Informationen für jeden der Einträge des ersten Cache aufweist. Der zweite Cache verwaltet ein Shadow Pointer Directory (SPD), das einen oder mehrere SPD-Einträge umfasst, das jeden der Einträge des ersten Cache auf einen entsprechenden Eintrag des zweiten Cache auf einen Cache-Speicherort auf niedrigerer Ebene abbildet.