METHOD AND APPARATUS FOR A FOLDING ANALOG-TO-DIGITAL CONVERTER (ADC) HAVING A COURSE DECODER WITH REDUCED COMPLEXITY
    1.
    发明申请
    METHOD AND APPARATUS FOR A FOLDING ANALOG-TO-DIGITAL CONVERTER (ADC) HAVING A COURSE DECODER WITH REDUCED COMPLEXITY 审中-公开
    用于折叠模数转换器(ADC)的方法和设备,其具有复杂度降低的套路解码器

    公开(公告)号:WO02054600A9

    公开(公告)日:2003-04-17

    申请号:PCT/US0145417

    申请日:2001-11-28

    Applicant: INTEL CORP

    CPC classification number: H03M1/14 H03M1/141

    Abstract: A method that correlates a course analog to digital converter (ADC) output value against a folded fine ADC transfer curve slope value to determine an ADC circuit region. The folded fine ADC has a greater resolution than the course ADC. A decoder that correlates a course analog to digital converter (ADC) output value against a folded fine ADC transfer curve slope value to determine an ADC circuit region. The folded fine ADC has greater resolution than the course ADC.

    Abstract translation: 将ADC模数转换器(ADC)输出值与折叠的精细ADC转换曲线斜率值相关以确定ADC电路区域的方法。 折叠好的精细ADC具有比课程ADC更高的分辨率。 一个解码器,用于将一个模数转换器(ADC)输出值与一个折叠的精细ADC转换曲线斜率值相关联,以确定一个ADC电路区域。 折叠好的精细ADC具有比课程ADC更高的分辨率。

    METHOD AND APPARATUS FOR A FOLDING ANALOG-TO-DIGITAL CONVERTER (ADC) HAVING A COURSE DECODER WITH REDUCED COMPLEXITY
    2.
    发明申请
    METHOD AND APPARATUS FOR A FOLDING ANALOG-TO-DIGITAL CONVERTER (ADC) HAVING A COURSE DECODER WITH REDUCED COMPLEXITY 审中-公开
    具有降低复杂度的游戏解码器的折叠模数转换器(ADC)的方法和装置

    公开(公告)号:WO02054600A3

    公开(公告)日:2003-07-24

    申请号:PCT/US0145417

    申请日:2001-11-28

    Applicant: INTEL CORP

    CPC classification number: H03M1/14 H03M1/141

    Abstract: A method that correlates a course analog to digital converter (ADC) output value against a folded fine ADC transfer curve slope value to determine an ADC circuit region. The folded fine ADC has a greater resolution than the course ADC. A decoder that correlates a course analog to digital converter (ADC) output value against a folded fine ADC transfer curve slope value to determine an ADC circuit region. The folded fine ADC has greater resolution than the course ADC.

    Abstract translation: 一种将课程模数转换器(ADC)输出值与折叠的精细ADC转换曲线斜率值相关联的方法,以确定ADC电路区域。 折叠的精细ADC具有比当前ADC更高的分辨率。 一个解码器,将一个课程模数转换器(ADC)的输出值与折叠的精细ADC转换曲线斜率值相关联,以确定ADC电路区域。 折叠的精细ADC具有比当前ADC更高的分辨率。

    NICHTFLÜCHTIGES SPEICHERMODUL
    3.
    发明专利

    公开(公告)号:DE112015004405B4

    公开(公告)日:2022-05-12

    申请号:DE112015004405

    申请日:2015-08-26

    Applicant: INTEL CORP

    Abstract: Speichermodul, umfassend:einen nichtflüchtigen Speicher (220);eine Schnittstelle (310) zu einem Bus für einen flüchtigen Speicher;mindestens eine Stromeingangsschiene (320) zum Empfangen von Strom von einer Host-Plattform über die Schnittstelle (310); undeinen Controller (240), der Logik, zumindest teilweise Hardwarelogik beinhaltend, umfasst, zum:Umwandeln des Stroms von der Stromeingangsschiene von einer Eingangsspannung zu mindestens einer Ausgangsspannung, die sich von der Eingangsspannung unterscheidet, auf einer ersten und/oder einer zweiten Ausgangsschiene (322); undVariieren der Ausgangsspannung auf der ersten Ausgangsschiene und/oder der zweiten Ausgangsschiene.

    NICHTFLÜCHTIGES SPEICHERMODUL
    6.
    发明专利

    公开(公告)号:DE112015004405T5

    公开(公告)日:2017-06-14

    申请号:DE112015004405

    申请日:2015-08-26

    Applicant: INTEL CORP

    Abstract: Speichermodule, Controller und elektronische Einrichtungen, die Speichermodule umfassen, sind beschrieben. Bei einer Ausführungsform umfasst ein Speichermodul einen nichtflüchtigen Speicher und eine Schnittstelle zu einem Bus eines flüchtigen Speichers, mindestens eine Stromeingangsschiene zum Empfangen von Strom von einer Host-Plattform und einen Controller, der Logik, zumindest teilweise Hardwarelogik beinhaltend, umfasst, um den Strom von der Stromeingangsschiene von einer Eingangsspannung zu zumindest einer Ausgangsspannung umzuwandeln, die sich von der Eingangsspannung unterscheidet. Andere Ausführungsformen werden auch offenbart und beansprucht.

Patent Agency Ranking