1.
    发明专利
    未知

    公开(公告)号:DE69916761T2

    公开(公告)日:2004-09-23

    申请号:DE69916761

    申请日:1999-11-04

    Abstract: A multilayer type chip inductor includes a pair of outermost sheets each of which has a terminal pattern and a first via hole for an electrical connection with neighboring patterns and a plurality of intermediate sheets each of which has a conductor pattern, a second via hole for an electrical connection with neighboring patterns, and a first through hole for reducing a dielectric constant of the inductor. The intermediate sheets are stacked between the outermost sheets in such a way that the conductor patterns thereof are electrically connected with each other and simultaneously are electrically connected with the terminal patterns of the outermost sheets through the first and the second via holes.

    2.
    发明专利
    未知

    公开(公告)号:DE69916761D1

    公开(公告)日:2004-06-03

    申请号:DE69916761

    申请日:1999-11-04

    Abstract: A multilayer type chip inductor includes a pair of outermost sheets each of which has a terminal pattern and a first via hole for an electrical connection with neighboring patterns and a plurality of intermediate sheets each of which has a conductor pattern, a second via hole for an electrical connection with neighboring patterns, and a first through hole for reducing a dielectric constant of the inductor. The intermediate sheets are stacked between the outermost sheets in such a way that the conductor patterns thereof are electrically connected with each other and simultaneously are electrically connected with the terminal patterns of the outermost sheets through the first and the second via holes.

    Dispositif d'interface de récupération d’énergie, système et procédé

    公开(公告)号:FR3090241A1

    公开(公告)日:2020-06-19

    申请号:FR1872922

    申请日:2018-12-14

    Abstract: Dispositif d'interface de récupération d’énergie, système et procédé L'invention se rapporte à une interface 100 de récupération d'énergie multi-entrées, système et procédé. L'interface comprend un interrupteur 5 commun commandé en largeur d'impulsion, et plusieurs circuits de conversion d’énergie, comprenant chacun un élément magnétique 7 connecté en entrée et en sortie. Chaque élément magnétique se magnétise en phase fermée, par un courant d'entrée traversant une diode de découplage 8 et est bloqué en sortie par une diode roue-libre 9 ; et se démagnétise en phase ouverte, pour alimenter la sortie, par un courant de sortie qui traverse la diode roue-libre 9 et est bloqué en entrée par la diode de découplage 8. Les différentes voies sont ainsi indépendantes et présentent des inductances différentes optimisées chacune en fonction de la source utilisée. La commande est réalisée de préférence pour obtenir un régime de conduction discontinue, fournissant ainsi une indépendance entre les impédances d'entrée et les paramètres électriques extérieurs. Figure pour l’abrégé : Fig.1

    PROCEDE DE PILOTAGE D'UNE ALIMENTATION ELECTRIQUE AUTONOME PAR TRANSDUCTEUR PIEZOELECTRIQUE, CIRCUIT D'ALIMENTATION ET DISPOSITIF AINSI ALIMENTE

    公开(公告)号:FR3072830A1

    公开(公告)日:2019-04-26

    申请号:FR1759869

    申请日:2017-10-19

    Abstract: L'invention propose un procédé de pilotage d'un circuit de récolte d'énergie électrique produite par un transducteur piézoélectrique (11), formant un résonateur piézoélectrique sous l'effet de vibrations issues d'une source d'excitation mécanique. Ce circuit produit une tension de sortie (Vout) continue par l'intermédiaire d'un convertisseur DC-DC (123) fonctionnant par PWM, qui est piloté par un signal (S148) commandant son rapport de cycle avec une valeur actuelle (Δn). Ce procédé comprend: un processus d'estimation (51, 52) incluant les opérations suivantes, pendant le fonctionnement du circuit de récolte : - détection du signal de tension piézo (Vp), - évaluation (512) de l'amplitude d'une harmonique dudit signal piézo, d'un rang au moins un, et par exemple de rang trois, - estimation (526) d'une nouvelle résistance équivalente (Rn + 1) à produire par le convertisseur, et d'un nouveau rapport de cycle (Δn+1) à commander pour le convertisseur ; un processus (53) d'adaptation d'impédance par application au convertisseur d'un nouveau signal de consigne pour commander le nouveau rapport de cycle et produire la nouvelle résistance ; un processus de fonctionnement nominal (54), avec une valeur (Δn+1) constante du signal de pilotage du convertisseur.

    자성체/유전체 복합 구조를 적용한 적층형 칩 인덕터

    公开(公告)号:KR20200139393A

    公开(公告)日:2020-12-14

    申请号:KR20190065859

    申请日:2019-06-04

    Abstract: 자성체/유전체복합구조를적용한적층형칩 인덕터의구조및 이를구현하는기술이제공된다. 본발명의실시예에따른인덕터는자성체와유전체적층된복합구조체; 및복합구조체에적층된자성체와유전체를관통하는구조로형성된권선;을포함한다. 이에의해, 자성체와유전체를동시에적용한복합구조체를이용하여인덕터를구현함으로써, 기존자성체인덕터의품질계수를개선할수 있게된다.

Patent Agency Ranking