-
1.
公开(公告)号:DE112019002228T5
公开(公告)日:2021-02-25
申请号:DE112019002228
申请日:2019-04-29
Applicant: MICROCHIP TECH INC
Inventor: QUIQUEMPOIX VINCENT , CARLETTI EVE
Abstract: Ein Verfahren weist das Empfangen von Abtastwerten eines Digital-Analog-Wandlers (DAC) auf, das Aufteilen der Abtastwerte an Unit-DACs basierend auf früheren Partitionen von Eingangswerten an die Unit-DACs, um integrierte Nichtlinearitäten von Ausgängen des DAC aufzuheben, die durch die Verstärkungsfehlanpassungen der Unit-DACs verursacht werden, einschließlich Aufteilung von Abtastwerten von DAC-Eingangswerten an die Unit-DACs durch einen rekursiven Aufteilungsalgorithmus n-ter Ordnung. Der Algorithmus weist für jeden DAC-Eingangswert das Bestimmen einer ersten Aufteilung des DAC-Eingangswerts auf, die eine zuvor integrierte Nichtlinearität (n-1)ter Ordnung aufheben würde, und das Hinzufügen eines äquivalenten DAC-Eingangswerts der ersten Aufteilung zum DAC-Eingangswert, um einen gesamten DAC-Eingangswert zu erhalten, Anwenden einer Applikation erster Ordnung des gesamten DAC-Eingangswerts auf die Eingangswerte der Unit-DACs, um eine zweite Aufteilung des DAC-Eingangswerts zu erhalten, Summieren der ersten und zweiten Aufteilung, um eine endgültige Aufteilung zu erzeugen, und basierend auf der endgültigen Aufteilung die Nichtlinearitätsrestbeträge bei jeder Integrationsfolge zu berechnen.