-
公开(公告)号:CA3072323A1
公开(公告)日:2019-04-04
申请号:CA3072323
申请日:2018-09-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , NISHI TAKAHIRO , TOMA TADAMASA , KANOH RYUICHI , HASHIMOTO TAKASHI
IPC: H04N19/52 , H04N19/105 , H04N19/146 , H04N19/156 , H04N19/167 , H04N19/436
Abstract: An encoder (100) includes circuitry (160) and memory (162). Using the memory (162), the circuitry (160): when encoding a current block in an inter prediction mode in which a decoder performs motion estimation (merge mode in S201), derives a first motion vector of the current block (S203); stores, in the memory (162), the first motion vector derived; derives a second motion vector of the current block (S204); and generates a prediction image of the current block by performing motion compensation using the second motion vector (S208). In deriving the first motion vector, the first motion vector of the current block is derived using a first motion vector of a processed block.
-
公开(公告)号:ES3003036T3
公开(公告)日:2025-03-10
申请号:ES18862113
申请日:2018-09-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , NISHI TAKAHIRO , TOMA TADAMASA , KANOH RYUICHI , HASHIMOTO TAKASHI
IPC: H04N19/52 , H04N19/105 , H04N19/146 , H04N19/156 , H04N19/167 , H04N19/436 , H04N19/53 , H04N19/533
Abstract: Este dispositivo de codificación (100) comprende un circuito (160) y una memoria (162). En un caso en el que el circuito (160), utilizando la memoria (162), codifica un bloque de objeto en un modo de interpredicción para realizar una búsqueda de movimiento en un dispositivo de decodificación (modo de fusión en S201), el circuito: deriva un primer vector de movimiento del bloque de objeto (S203); almacena el primer vector de movimiento derivado en la memoria (162); deriva un segundo vector de movimiento del bloque de objeto (S204); genera una imagen predicha del bloque de objeto mediante compensación de movimiento utilizando el segundo vector de movimiento (S208); y en la primera derivación del vector de movimiento, utiliza el primer vector de movimiento de un bloque procesado para derivar el primer vector de movimiento del bloque de objeto. (Traducción automática con Google Translate, sin valor legal)
-
公开(公告)号:MX2023007470A
公开(公告)日:2023-07-04
申请号:MX2023007470
申请日:2020-02-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , HASHIMOTO TAKASHI
IPC: H04N19/52 , H04N19/105 , H04N19/109 , H04N19/124 , H04N19/146 , H04N19/156 , H04N19/159 , H04N19/167 , H04N19/176 , H04N19/436 , H04N19/53 , H04N19/533
Abstract: Un codificador (100) incluye circuitos (160) y la memoria (162). Usando la memoria (162), los circuitos (160): al codificar un bloque actual en un modo de predicción inter en el que un decodificador realiza la estimación de movimiento (modo de fusión en S201), deriva un primer vector de movimiento del bloque actual (S203); almacena, en la memoria (162), el primer vector de movimiento derivado; deriva un segundo vector de movimiento del bloque actual (S204); y genera una imagen de predicción del bloque actual realizando una compensación de movimiento usando el segundo vector de movimiento (S208). Al derivar el primer vector de movimiento, el primer vector de movimiento del bloque actual es derivado usando un primer vector de movimiento de un bloque procesado.
-
公开(公告)号:PL3691273T3
公开(公告)日:2025-03-31
申请号:PL18862113
申请日:2018-09-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , NISHI TAKAHIRO , TOMA TADAMASA , KANOH RYUICHI , HASHIMOTO TAKASHI
IPC: H04N19/52 , H04N19/105 , H04N19/146 , H04N19/156 , H04N19/167 , H04N19/436 , H04N19/53 , H04N19/533
-
公开(公告)号:PL3618444T3
公开(公告)日:2025-03-10
申请号:PL18790447
申请日:2018-04-24
Applicant: PANASONIC IP CORP AMERICA
Inventor: ABE KIYOFUMI , NISHI TAKAHIRO , TOMA TADAMASA , KANOH RYUICHI , HASHIMOTO TAKASHI
IPC: H04N19/51 , H04N19/176 , H04N19/52 , H04N19/577
-
-
-
-