arquitetura de decodificador ldpc de alta capacidade de transmissão usando a tecnologia pipeline

    公开(公告)号:BR112019008746A2

    公开(公告)日:2019-07-09

    申请号:BR112019008746

    申请日:2017-09-23

    Applicant: QUALCOMM INC

    Abstract: certos aspectos da presente revelação geralmente referem-se aos métodos e aparelhos para decodificar códigos de verificação de paridade de baixa densidade (ldpc) e, mais particularmente, a uma arquitetura de decodificador de ldpc em camadas profundamente divididas para altas capacidades de processamento de decodificação que resolve problemas de consistência e conflito. aspectos da presente revelação apresentam técnicas para mitigar atrasos de pipeline, por exemplo, relaxando a dependência entre atualizar llrs de bit e computar mensagens de nó de verificação, de modo que para uma linha específica, o processamento de nó de verificação pode usar a última llr de bit disponível (por exemplo, llrs de bits desatualizados) em vez de esperar que as atualizações mais recentes (por exemplo, llrs de bits atualizados) ocorram. os conflitos de consistência de memória são evitados armazenando as últimas llrs de bits disponíveis em uma memória llr e atualizando as llrs de bit com a diferença entre as mensagens de nó de verificação antigas e novas. além disso, dividir logicamente a memória llr em bancos duplos permite que o decodificador leia ou grave em ambos os bancos de memória ao mesmo tempo, aumentando assim a largura de banda de leitura/gravação. vantajosamente, escolher a ordem de cálculo da matriz de verificação de paridade (pcm), ordenar as mensagens do nó de verificação e as atualizações de llr de bit na memória e/ou escolher um banco de memória para armazenar as mensagens do nó de verificação e atualizações de llr de bit baseadas, por exemplo, em dependências entre linhas na pcm alivia conflitos de memória/erros de consistência e reduz atrasos de processamento de pipeline.

Patent Agency Ranking