-
公开(公告)号:FR3123121A1
公开(公告)日:2022-11-25
申请号:FR2105221
申请日:2021-05-19
Applicant: ST MICROELECTRONICS GRENOBLE 2 , ST MICROELECTRONICS INT NV
Inventor: MOENECLAEY NICOLAS , GUPTA SRI RAM , KUSHWAHA SARIKA
Abstract: Selon un aspect, il est proposé un capteur de lumière ambiante comprenant : - une photodiode (PHD) configuré pour générer un signal électrique en fonction d’une lumière ambiante, - un amplificateur à transimpédance à rétroaction capacitive (CTIA) connecté en entrée à la photodiode (PHD) pour recevoir un signal généré par la photodiode et pour générer en sortie un signal amplifié à partir du signal généré par la photodiode (PHD), - un commutateur auto-zéro (AZS) en entrée de l’amplificateur à transimpédance à rétroaction capacitive, et - un circuit de commande (CC) comprenant un circuit d’amorçage (CA) configuré pour : ○ recevoir un signal logique initial de commande (AZB_X) à tension positive ou nulle, puis ○ générer, à partir de ce signal logique initial de commande, un signal logique adapté de commande (AZ_SHIFT) présentant un premier niveau de tension positif et un deuxième niveau de tension négatif pour commander le commutateur auto-zéro (AZS). Figure pour l’abrégé : Fig 1
-
公开(公告)号:FR3120741A1
公开(公告)日:2022-09-16
申请号:FR2102275
申请日:2021-03-09
Inventor: MOENECLAEY NICOLAS , FOULON SAMUEL
IPC: H01L31/0352
Abstract: Le dispositif photosensible comporte une région semiconductrice de circuit périphérique (PRPH), une région semiconductrice de circuit photosensible (PHOT) comportant au moins un groupe d’au moins deux éléments photosensibles (PD1, PD2) configurés pour générer un signal photoélectrique sur un nœud dit critique (NC1, NC2). Le dispositif comporte en outre un circuit intégrateur par groupe d’éléments photosensibles, comportant chacun :- un étage différentiel (EDif1, EDif2) pour chaque élément photosensible du groupe (PD1, PD2), dans la région semiconductrice de circuit photosensible (PHOT), - un étage d’amplification (EAmp), dans la région semiconductrice de circuit périphérique (PRPH), et - une boucle de rétroaction pour chaque élément photosensible (PD1, PD2) du groupe, comprenant un élément capacitif (Cfb1, Cfb2) dans la région semiconductrice de circuit photosensible (PHOT) connecté entre le nœud de sortie de l’étage d’amplification (EAmp) et le nœud critique respectif (NC1). Figure pour l’abrégé : Fig 1
-
公开(公告)号:FR3086810A1
公开(公告)日:2020-04-03
申请号:FR1859035
申请日:2018-09-28
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: RIGAULT SAMUEL , MOENECLAEY NICOLAS
IPC: H01S5/04
Abstract: La présente description concerne un circuit de commande (10) d'une diode laser (D) comprenant une pompe de charge à capacité commutée.
-
公开(公告)号:FR3121559A1
公开(公告)日:2022-10-07
申请号:FR2103305
申请日:2021-03-31
Applicant: ST MICROELECTRONICS GRENOBLE 2 , ST MICROELECTRONICS INT NV
Inventor: MOENECLAEY NICOLAS , GUPTA SRI RAM
IPC: H03M1/46
Abstract: Convertisseur analogique-numérique par approximations successives multicanaux La présente description concerne un convertisseur analogique-numérique par approximations successives (20) comprenant : - un convertisseur numérique-analogique (22) configuré pour recevoir un signal numérique (Dout), comprenant des premières unités de conversion (A1, A2, A3, A4, A5), chacune étant configurée pour échantillonner un signal analogique (VIN_1, VIN_2, VIN_3, VIN_4, VIN_5) par l'intermédiaire d'un premier commutateur et pour fournir un premier niveau de tension (Vn1) par l'intermédiaire d'un deuxième commutateur (SWAO1, SWAO2, SWAO3, SWAO4, SWAO5), ledit convertisseur comprenant en outre une seule deuxième unité de conversion (B) configurée pour fournir un deuxième niveau de tension (Vn2), chaque première unité de conversion comprenant un premier réseau de condensateurs (18A) et un premier réseau de commutateurs (19A) commandés par le signal numérique, la deuxième unité de conversion comprenant un deuxième réseau de condensateurs (18B) et un deuxième réseau de commutateurs (19B) ; et - un circuit de commande (13) configuré pour fermer simultanément les premiers commutateurs et pour fermer successivement les deuxièmes commutateurs pour convertir chaque signal analogique échantillonné. Figure pour l'abrégé : Fig. 3
-
公开(公告)号:FR3116338A1
公开(公告)日:2022-05-20
申请号:FR2011768
申请日:2020-11-17
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: MOENECLAEY NICOLAS
Abstract: Le procédé de mesure de luminosité ambiante collabore avec une source de lumière perturbatrice (DSP) commandée périodiquement dans des phases d’illumination (ILL) et des phases d’extinction (EXT). Le procédé comprend des phases d’acquisition (ACQ_i, ACQ_i+1) d’un signal optique successives et synchronisées avec les phases d’extinction (EXT) de la source de lumière perturbatrice, et chaque phase d’acquisition (ACQ_i) comprend une accumulation de charges photogénérée (INTG) par au moins un pixel photosensible (PX) comportant une photodiode pincée (PPD), et un transfert (TRS) des charges photogénérées accumulées vers un nœud d’intégration (FD_INT), le procédé comprenant, pour chaque pixel, une intégration (Vout) des charges transférées sur le nœud d’intégration au cours d’une série de phases d’acquisition successives. Figure de l’abrégé : figure 2
-
公开(公告)号:FR3062494A1
公开(公告)日:2018-08-03
申请号:FR1750825
申请日:2017-02-01
Applicant: ST MICROELECTRONICS GRENOBLE 2
Inventor: MOENECLAEY NICOLAS
IPC: G06F1/04
Abstract: Imageur comportant une matrice de pixels (1), chaque colonne de la matrice de pixels étant couplée à un convertisseur analogique-numérique (2) comportant un dispositif de génération d'un signal d'horloge ayant une fréquence de référence, comportant des moyens de génération (40) configurés pour générer N sous-signaux d'horloge, N chemins de propagation (41, 42) configurés pour propager les N sous-signaux , des moyens de combinaison (7) couplés aux chemins de propagation (41, 42) de façon à recevoir les sous-signaux, les moyens de combinaison (7) étant configurés pour réaliser au moins une combinaison de type OU EXCLUSIF entre deux sous-signaux d'horloge propagés.
-
公开(公告)号:FR3025940A1
公开(公告)日:2016-03-18
申请号:FR1458770
申请日:2014-09-17
Inventor: MOENECLAEY NICOLAS , ROUX JULIEN-MARC , BOURGOIN JEROME
IPC: H01L27/146 , H04N5/335
Abstract: L'invention concerne un capteur d'images CMOS (100) comportant : une matrice de MxN pixels (Pi,j), les pixels d'une même colonne étant connectés à une même piste de sortie (VXj), chaque pixel (Pi,j) comprenant une photodiode (101), un noeud de lecture (SN), un transistor de transfert (103), un transistor de réinitialisation (105), et un circuit de lecture (107, 109) ; et un circuit de test (120) comportant un ensemble de N cellules élémentaires de référence (Rj) connectées respectivement aux N pistes de sortie (VXj) du capteur, chaque cellule (Rj) comportant une résistance (121), un noeud de lecture (N3), un transistor de transfert, un transistor de réinitialisation (125), et un circuit de lecture (127, 129), les N résistances (121) étant connectées en série entre des premier (VHASIL) et deuxième (VLASIL) noeuds d'application d'une tension de référence.
-
-
-
-
-
-