Architecture d’une mémoire non volatile

    公开(公告)号:FR3153461A1

    公开(公告)日:2025-03-28

    申请号:FR2310039

    申请日:2023-09-22

    Abstract: Architecture d'une mémoire non volatile La présente description concerne un mémoire non volatile (200) comprenant :- une première zone (202) comprenant une première pluralité d’éléments de stockage configurés pour stocker des valeurs associés à une première pluralité de neurones d’un réseau ;- une deuxième zone (202’) comprenant une deuxième pluralité d’éléments de stockage ;- un circuit de contrôle (208), configuré pour appliquer, à une pluralité de premiers chemins de lecture, une ou plusieurs premières valeurs d’entrée, chaque premier chemin de lecture comprenant l’une parmi les éléments de stockage de la première pluralité d’éléments ; - un circuit de calcul (212_1) configuré pour additionner des courants fournis par les premiers chemins pour générer un courant de sortie ; et- un circuit de programmation configuré pour convertir le courant de sortie en courant de programmation, et de programmer un élément de stockage de la deuxième pluralité d’éléments en utilisant ledit courant de programmation. Figure pour l'abrégé : Fig. 2

    Circuit de fourniture d'un signal d'horloge

    公开(公告)号:FR3153433A1

    公开(公告)日:2025-03-28

    申请号:FR2310260

    申请日:2023-09-27

    Abstract: Circuit de fourniture d'un signal d'horloge La présente description concerne un circuit (180) de fourniture d'un signal d'horloge comprenant un sélecteur (320) d'un signal parmi plusieurs signaux d'horloge (CK50,CK100,CK150,CK200); un commutateur (225) entre le sélecteur et un nœud de fourniture (NOUT) du signal d'horloge sélectionné, le circuit (180) étant configuré pour que l'application d'une commande de sélection d'un des signaux d'horloge provoque, dans l'ordre, l'ouverture du commutateur (225), la sélection du signal via le sélecteur (320), et la fermeture du commutateur (225). Figure pour l'abrégé : Fig. 3

Patent Agency Ranking