Weiches Einschalten bei einem Zündsystem eines Verbrennungsmotors

    公开(公告)号:DE102012216414A1

    公开(公告)日:2013-03-21

    申请号:DE102012216414

    申请日:2012-09-14

    Abstract: Geschaffen wird ein Schaltsystem (115) zur Verwendung bei einem Zündsystem (105) eines Verbrennungsmotors (100). Das Schaltsystem weist eine Schaltvorrichtung (125) auf, die zwischen einem Akkumulationszustand (zum Akkumulieren von Energie in einem ersten Bereich des Zündsystems) und einem Übertragungszustand (zum Übertragen der Energie von dem ersten Bereich des Zündsystems zu einem zweiten Bereich des Zündsystems) umschaltbar ist, um mindestens ein Zündelement (110) des Verbrennungsmotors zu aktivieren. Das Schaltsystem weist ferner eine Steuerlogik (120) auf mit einer Einrichtung (505, 510) zum Bereitstellen eines Steuersignals zum Steuern der Schaltvorrichtung. Das Steuersignal variiert zwischen einem Übertragungswert, der dem Übertragungszustand entspricht, und einem Akkumulationswert, der dem Akkumulationszustand entspricht. Die Steuerlogik weist ferner eine Einrichtung (520A, 520B, 530A, 530B) zum Messen eines Fortschrittindikators, der einen Fortschritt eines einleitenden Schaltvorgangs der Schaltvorrichtung von dem Übertragungszustand in den Akkumulationszustand anzeigt, sowie eine Einrichtung (505, 510) auf, um das Steuersignal zu veranlassen, sich während eines ersten Stadiums des einleitenden Schaltvorgangs mit einer ersten Änderungsrate zu ändern, bis der Fortschrittindikator einen ersten Wert erreicht, der einen ersten Fortschrittzustand des einleitenden Schaltvorgangs nach dem Akkumulationszustand anzeigt. Bei der Lösung gemäß der vorliegenden Erfindung weist die Steuerlogik ferner eine Einrichtung (505, 510) auf, um das Steuersignal zu veranlassen, sich mit einer zweiten Änderungsrate, die niedriger als die erste Änderungsrate ist, während eines auf das erste Stadium folgenden zweiten Stadiums des einleitenden Schaltvorgangs zu ändern, bis der Fortschrittindikator einen zweiten Wert erreicht, der einen zweiten Fortschrittzustand des einleitenden Schaltvorgangs nach dem ersten Fortschrittzustand anzeigt, und weist ferner eine Einrichtung (505, 510) auf, um das Steuersignal zu veranlassen, sich mit einer dritten Änderungsrate, die höher ist als die zweite Änderungsrate, während eines auf das zweite Stadium folgenden dritten Stadiums des einleitenden Schaltvorgangs zu ändern.

    4.
    发明专利
    未知

    公开(公告)号:DE69814073T2

    公开(公告)日:2004-01-22

    申请号:DE69814073

    申请日:1998-09-23

    Abstract: A flyback DC-DC converter, autooscillating in a quasi resonant manner (QRC) during steady state operation, employing a flyback transformer for storing and transferring energy to a load having an auxiliary winding (AUS) whose voltage is compared by a comparator (COMP1) with a threshold (VREF1) to detect its crossing and as a consequence switch on through a control flip-flop (FF) a power transistor (POWER) driving the primary winding of said transformer for a new phase of conduction and accumulation of energy, whose duration is established by a secondary control loop of the output voltage (ERROR AMP, CONTROL) producing the switching off of the power transistor for a successive energy transfer phase toward the load of the energy stored in the transformer during the preceding conduction phase, has a wholly integrated control circuit that comprises a second comparator (HVCOMP) of the voltage existing on the current terminal of said power transistor (POWER) connected to the primary winding of the transformer in respect to the ground potential of the circuit; a logic gate (OR) having a first input connected to the output of said second comparator (HVCOMP) and an output coupled to the set terminal of said control flip-flop (FF); a delay network (ON DELAY) coupled in cascade to the output of said first comparator (COMP1) and having an output coupled to a second input of said logic gate (OR), so that under steady state functioning conditions of the converter, the setting of the flip-flop (FF) is done by said second comparator (HVCOMP) rather than by said first comparator (COMP1).

    Weiches Einschalten bei einem Zündsystem eines Verbrennungsmotors

    公开(公告)号:DE102012216414B4

    公开(公告)日:2022-04-14

    申请号:DE102012216414

    申请日:2012-09-14

    Abstract: Schaltsystem (115) zur Verwendung in einem Zündsystem (105) eines Verbrennungsmotors (105), wobei das Schaltsystem Folgendes aufweist:eine Schaltvorrichtung (125), die zwischen einem Akkumulationszustand zum Akkumulieren von Energie in einem ersten Bereich des Zündsystems und einem Übertragungszustand zum Übertragen der Energie von dem ersten Bereich des Zündsystems zu einem zweiten Bereich des Zündsystems umschaltbar ist, um zumindest ein Zündelement (110) des Verbrennungsmotors zu aktivieren,eine Steuerlogik (120) der Schaltvorrichtung, die Folgendes aufweist:eine Einrichtung (120; 510) zum Bereitstellen eines Steuersignals zum Steuern der Schaltvorrichtung, wobei sich das Steuersignal zwischen einem dem Übertragungszustand entsprechenden Übertragungswert undeinem dem Akkumulationszustand entsprechenden Akkumulationswert ändert,eine Einrichtung (120; 520A, 520B, 530A, 530B) zum Messen eines Fortschrittindikators, der einen Fortschritt eines einleitenden Schaltvorgangs der Schaltvorrichtung von dem Übertragungszustand in den Akkumulationszustand anzeigt, undeine Einrichtung (120, 505, 510), um das Steuersignal zu veranlassen, sich mit einer ersten Änderungsrate während eines ersten Stadiums des einleitenden Schaltvorgangs zu ändern, bis der Fortschrittindikator einen ersten Wert erreicht, der einen ersten Fortschrittzustand des einleitenden Schaltvorgangs nach dem Akkumulationszustand anzeigt, dadurch gekennzeichnet,dass die Steuerlogik ferner Folgendes aufweist:eine Einrichtung (505, 510), um das Steuersignal zu veranlassen, sich mit einer zweiten Änderungsrate, die niedriger als die erste Änderungsrate ist, während eines auf das erste Stadium folgenden zweiten Stadiums des einleitenden Schaltvorgangs zu ändern, bis der Fortschrittindikator einen zweiten Wert erreicht, der einen zweiten Fortschrittzustand des einleitenden Schaltvorgangs nach dem ersten Fortschrittzustand anzeigt, und eine Einrichtung (120; 505, 510), um das Steuersignal zu veranlassen, sich mit einer dritten Änderungsrate, die höher ist als die zweite Änderungsrate, während eines auf das zweite Stadium folgenden dritten Stadiums des einleitenden Schaltvorgangs zu ändern.

    7.
    发明专利
    未知

    公开(公告)号:DE69814073D1

    公开(公告)日:2003-06-05

    申请号:DE69814073

    申请日:1998-09-23

    Abstract: A flyback DC-DC converter, autooscillating in a quasi resonant manner (QRC) during steady state operation, employing a flyback transformer for storing and transferring energy to a load having an auxiliary winding (AUS) whose voltage is compared by a comparator (COMP1) with a threshold (VREF1) to detect its crossing and as a consequence switch on through a control flip-flop (FF) a power transistor (POWER) driving the primary winding of said transformer for a new phase of conduction and accumulation of energy, whose duration is established by a secondary control loop of the output voltage (ERROR AMP, CONTROL) producing the switching off of the power transistor for a successive energy transfer phase toward the load of the energy stored in the transformer during the preceding conduction phase, has a wholly integrated control circuit that comprises a second comparator (HVCOMP) of the voltage existing on the current terminal of said power transistor (POWER) connected to the primary winding of the transformer in respect to the ground potential of the circuit; a logic gate (OR) having a first input connected to the output of said second comparator (HVCOMP) and an output coupled to the set terminal of said control flip-flop (FF); a delay network (ON DELAY) coupled in cascade to the output of said first comparator (COMP1) and having an output coupled to a second input of said logic gate (OR), so that under steady state functioning conditions of the converter, the setting of the flip-flop (FF) is done by said second comparator (HVCOMP) rather than by said first comparator (COMP1).

    9.
    发明专利
    未知

    公开(公告)号:DE69820059D1

    公开(公告)日:2004-01-08

    申请号:DE69820059

    申请日:1998-09-28

    Abstract: A method of protection from the effects of a persistent short circuit of the output of a DC-DC flyback converter self-oscillating either at a variable frequency or functioning at a fixed frequency in a discontinuous manner, using a transformer for storing and transferring energy to a load, having an auxiliary winding (AUS) for synchronizing the turning on of the power switch (POWER) that drives the winding (N1) of the transformer under a condition of null current in the primary winding when self-oscillating at a variable frequency, wherein the voltage induced back from the current flowing in a secondary winding (N2) of the transformer on said auxiliary winding (AUS) is rectified and filtered (D2, C2) to power, during a steady state of operation, the control circuitry (CONTROL) of the converter, the turning on of the power switch (POWER) being driven during a start-up or recovery phase by a primary control loop, when the supply voltage (VDD) of the control circuit reaches or is over a preestablished enabling threshold of the control circuit, a secondary control loop comprising a photocoupler of the output error voltage (ERROR AMP) to an input (COMP) of the control circuitry (CONTROL) to which it is connected a compensation capacitor (CCOMP), includes the steps of discriminating an output short circuit condition from a start-up or recovery condition by comparing (COMP1) the voltage (VAUS) present on said auxiliary winding (AUS) with a preestablished threshold (Vref1) higher than the voltage (VAUS) that is induced on the auxiliary winding (AUS) under a short circuit condition of the secondary winding (N2) of the flyback transformer and by comparing the voltage existing on said compensation capacitor (CCOMP) with a second threshold (Vref2) of value equal or close to the value of maximum charge of said compensation capacitor (CCOMP), within a time interval sufficiently delayed from the turn-off instant of the power switch (POWER); conditioning, by means of a (SET CC) signal resulting from the logic combination (AND) of the signal originating from said two comparisons (OUTZC, OUTCOMP), in said interval of definite time (MONO1), the enabling upon turning on (FF2, FF1, DRIVER) of the Power switch (POWER).

Patent Agency Ranking