Abstract:
L'invention concerne un procédé et système d'authentification d'une étiquette électronique (1) par un serveur (4), consistant : à calculer, côté étiquette, une première signature numérique (St) à l'aide d'une première fonction (f) partagée par l'étiquette et un lecteur communicant avec le serveur, en prenant en compte une première clé secrète (KS) connue seulement de l'étiquette et du lecteur ; à transmettre la première signature au lecteur ; à calculer, côté lecteur, une deuxième signature numérique (SIGN) à l'aide d'une deuxième fonction (g), partagée par le lecteur et le serveur, en tenant compte de la première signature ; à transmettre la deuxième signature au serveur ; et à vérifier, côté serveur (4), la cohérence entre la deuxième signature et une grandeur de validation (VAL) calculée à partir de ladite deuxième fonction et d'une deuxième clé secrète (K1) connue du serveur et d'un seul élément choisi parmi l'étiquette et le lecteur.
Abstract:
Un Procédé de lecture d'un groupe de mots mémoires dans une mémoire en circuit intégré d'une étiquette sans contact, comprenant l'émission par une unité d'interrogation distante vers l'étiquette sans contact d'une commande spécifique de lecture du groupe de mots mémoires à partir d'une adresse de départ donnée, l'initialisation (45) d'un compteur d'adresse de l'étiquette sans contact à la valeur de l'adresse de départ donnée, et l'émission (46) par l'étiquette sans contact du mot mémoire à l'adresse de départ, ainsi qu'un processus itératif comportant successivement un première étape d'émission (66) par l'unité d'interrogation distante vers l'étiquette sans contact d'un marqueur d'incrémentation reconnaissable par l'étiquette sans contact, une deuxième étape d'incrémentation (48) du compteur d'adresse de l'étiquette sans contact en réponse au marqueur d'incrémentation, et, une troisième étape d'émission par l'étiquette sans contact vers l'unité d'interrogation distante d'une trame de données comprenant le mot mémoire stocké dans la mémoire à l'adresse pointée par la valeur courante du compteur d'adresse.
Abstract:
L'invention permet d'intégrer au moins deux mémoires MEM1 et MEM2 dans un circuit intégré 1, l'une des mémoires MEM1 étant configurable selon au moins deux formats de données. Pour réaliser le couplage des deux mémoires MEM1 et MEM2, l'invention rajoute au moins un circuit de redirection 5 servant à rediriger deux fils d'adresses en fonction de la configuration de la au moins une mémoire MEM1 configurable.