-
公开(公告)号:CN107562119A
公开(公告)日:2018-01-09
申请号:CN201710738247.7
申请日:2017-08-24
Applicant: 晨星半导体股份有限公司
CPC classification number: G01R31/31708 , G01R31/3171 , G01R31/318594 , G01R31/31937 , G06F1/04 , H03K5/135 , H04B10/0795 , H04B17/0085 , H04B17/104 , H04L1/00 , H04L1/20 , H04L1/205
Abstract: 本申请公开了一种眼图测量装置及其时钟数据恢复系统、方法。其中,所述眼图测量装置包括:眼图监测器,用于采用多个不同相位的扫描时钟信号依次对数据信号进行第一采样,得到多个扫描数据信号;数据对准器,与所述眼图监测器连接,用于接收所述眼图监测器输出的扫描数据信号,对所述第一时钟信号进行相移以产生同步时钟信号,将所述扫描数据信号与所述同步时钟信号进行同步,并输出经同步后的所述扫描数据信号。上述方案,能够实现眼图测量且避免眼图测量所得的扫描数据信号与时钟信号的同步出现数据错误。
-
公开(公告)号:CN107155247A
公开(公告)日:2017-09-12
申请号:CN201710072303.8
申请日:2017-02-10
Applicant: 瑞萨电子株式会社
CPC classification number: H05B37/0254 , G01R29/027 , H04L1/205 , H05B37/0227 , H05B37/02 , H05B37/03
Abstract: 本发明涉及半导体装置、光源控制装置以及光源控制系统。本发明提供能够诊断通信网络质量的半导体装置。所公开的是耦接到光源的半导体装置,该半导体装置包括信号处理单元和劣化检测器,其中信号处理单元耦接到接口模块并且发送以及接收指令信号以增大或减小光源的照明强度,劣化检测器基于表示接口模块所接收的指令信号的数据的信号的变化定时是否落入预定区间内来检测接口模块的劣化。
-
公开(公告)号:CN107003353A
公开(公告)日:2017-08-01
申请号:CN201580058046.1
申请日:2015-08-26
Applicant: R&D 电路股份有限公司
IPC: G01R31/303
CPC classification number: H04L1/243 , G01R31/2889 , H04L1/205 , H04L41/24 , H04L43/50 , H05K1/0231 , H05K1/185 , H05K2201/10015
Abstract: 提供了具有多个实施方式的方法和结构,其取决于具体需要,用于将将已知设计的串行回环电路在印刷电路板中直接放置(嵌入)在被测设备下方。微通孔和迹线连接形成到回环电路中的包括发送器部件(TX)和接收器部件(RX)的部件,用于连接到被测设备(DUT)。该连接通过耦合电容器以近似于所述部件和所述DUT之间的直线的最短电学长度而实现,并且所述距离是所述短直线的长度乘以2的平方根,使得所述接收器部件在所述DUT下方。
-
公开(公告)号:CN102984090B
公开(公告)日:2015-10-28
申请号:CN201210411882.1
申请日:2012-10-25
Applicant: 斯凯普公司
IPC: H04L12/885
CPC classification number: H04L65/80 , H04L1/0009 , H04L1/0017 , H04L1/0036 , H04L1/205 , H04N21/44004
Abstract: 用于从发送器发送实时通信事件数据到接收器的抖动缓冲器的方法、发送器和计算机程序产品。在发送器接收来自接收器的抖动缓冲器状态信息,所述抖动缓冲器状态信息指示抖动缓冲器的状态。基于所接收到的抖动缓冲器状态信息控制至少一个处理参数,所述至少一个处理参数描述在实时通信事件中,数据是如何被处理以从发送器发送到抖动缓冲器。根据所确定的至少一个处理参数,处理数据以用于从发送器发送到抖动缓冲器。在实时通信事件中将处理后的数据从发送器发送到接收器的抖动缓冲器。
-
公开(公告)号:CN102714633B
公开(公告)日:2014-07-09
申请号:CN201280000312.1
申请日:2012-03-06
Applicant: 华为技术有限公司
Inventor: 孟玉
IPC: H04L12/70
CPC classification number: H04L45/00 , H04L1/0003 , H04L1/0007 , H04L1/0009 , H04L1/0086 , H04L1/205 , H04L47/2441 , H04L47/365 , H04L47/38 , H04L69/24
Abstract: 本发明实施例公开了一种业务报文的发送、接收方法、装置及系统,涉及网络通信技术领域,解决了现有的减小敏感业务报文抖动的方法,会显著降低通信链路的带宽利用率的问题。本发明实施例中,由于采用了对非敏感业务报文切片后发送的方法,因此能在非敏感业务报文和敏感业务报文混合发送时,减小敏感业务报文的抖动;在对非敏感业务报文切片时,由于每进行一次切片处理前,会先获取由自适应编码调制引擎确定的、反映当前报文传输质量的通信链路的调制模式,再计算获取当前切片长度,以保证最大限度地传输业务报文,从而在保证减小敏感业务报文抖动的前提下,提高了通信链路的带宽利用率。
-
公开(公告)号:CN102667510A
公开(公告)日:2012-09-12
申请号:CN201080059420.7
申请日:2010-12-15
Applicant: 思科技术公司
Inventor: 南迪塔·杜克帕蒂 , 桑塔·哈 , 维杰纳瑞亚南·萨布瑞玛尼安 , 弗拉维奥·乔瓦尼·柏诺密
IPC: G01R31/08
CPC classification number: H04L47/283 , H04L1/0002 , H04L1/1809 , H04L1/1825 , H04L1/187 , H04L1/205 , H04L47/193 , H04L47/27 , H04L69/16 , H04L69/163 , Y02D50/10
Abstract: 响应于与远程装置(例如,使用TCP)进行通信的设备的先前传输信息的被检测到的丢失,并且响应于将先前传输信息的被检测到的丢失归因为不是由拥塞引起的,通过设备来增大信息传输速率。通常情况下,数据包丢失的归因是基于发送信息与相应的接收到的确认信息之间的往返行程延迟而确定的,往返行程延迟可被直接或间接地利用,例如,基于测量往返行程延迟来估计网络队列延迟。
-
公开(公告)号:CN101815031A
公开(公告)日:2010-08-25
申请号:CN201010119434.5
申请日:2010-02-23
Applicant: 索尼公司
CPC classification number: H04L1/0007 , H04L1/18 , H04L1/205
Abstract: 提供了一种通信系统、通信装置、以及分组长度控制方法。该通信装置包括:软判定数据检测部分,其从接收的数字调制信号中检测软判定数据;指示符计算部分,其计算指示由所述软判定数据检测部分检测的软判定数据的变化程度的指示符;以及分组长度控制部分,其根据由所述指示符计算部分计算的指示符而控制分组长度。
-
公开(公告)号:CN101765994A
公开(公告)日:2010-06-30
申请号:CN200880100471.2
申请日:2008-07-25
Applicant: 雷德米尔技术有限公司
Abstract: HDMI电缆会呈现依赖频率的信号衰减、码间干扰以及对间扭斜。与电缆集成的增强装置可以补偿电缆的该缺陷。描述了具有增强装置的自校准电缆,其中在自校准过程中最优地设置控制所述增强装置的响应的参数,其中所述自校准过程包括通过包含校准控制装置的校准固定装置将所述增强的电缆环接到其自身。所述增强装置包括图形产生器和采样电路。在用作采样通道的其他通道中的一个通道的帮助下,单独测试和校准电缆的每一个高速通道。
-
公开(公告)号:CN101636963A
公开(公告)日:2010-01-27
申请号:CN200780052260.1
申请日:2007-03-26
Applicant: 英特尔公司
IPC: H04L7/04
CPC classification number: H04L1/24 , H04J3/0638 , H04L1/205 , H04L43/106 , H04L43/50 , H04W24/00
Abstract: 描述了用于测试网络系统的数据通信性能的机器可读介质、方法、装置以及系统。在某些实施例中,一种装置可包括第一信道,其通过第一连接与另一装置通信同步消息来使该装置的本地时钟与另一装置的另一本地时钟同步。该装置还包括第二信道,其分析该装置通过第二连接所执行的收发活动和该收发活动的时间戳,其中该时间戳基于该本地时钟建立。
-
公开(公告)号:CN100581095C
公开(公告)日:2010-01-13
申请号:CN200480034306.3
申请日:2004-04-28
Applicant: 爱德万测试株式会社
CPC classification number: H03L7/0812 , G01R31/31922 , H03K5/135 , H03K2005/00026 , H03L7/0805 , H04L1/205 , H04L1/24 , H04L7/0008 , H04L7/0037 , H04L7/0041
Abstract: 本发明的一种时钟恢复电路,包括:多级第1可变延迟元件,使数据信号依次延迟第1延迟量;多级第2可变延迟元件,使时钟信号依次延迟大于第1延迟量的第2延迟量;多个定时比较器,根据因同一级第2可变延迟元件而延迟的时钟信号,对因多级第1可变延迟元件而延迟的多个数据信号进行抽样;多个EOR电路,对连续的2个定时比较器的2个抽样结果进行逻辑异或运算;以及恢复可变延迟电路,依据多个EOR电路的运算结果,使时钟信号延迟。
-
-
-
-
-
-
-
-
-