包括异步计数器和同步计数器的代码生成器及其操作方法

    公开(公告)号:CN112019210A

    公开(公告)日:2020-12-01

    申请号:CN202010105727.1

    申请日:2020-02-20

    Abstract: 公开了代码产生器,包括:异步计数器,包括第一触发器至第m触发器,所述第一触发器至第m触发器被配置为响应于第一时钟信号而异步输出与代码的第一比特至第m比特(m为2或更大的整数)分别相对应的第一输出信号至第m输出信号;以及同步计数器,包括第(m+1)触发器至第(m+n)触发器,所述第(m+1)触发器至第(m+n)触发器被配置为响应于第一时钟信号而同步输出与所述代码的第(m+1)比特至第(m+n)比特(n为2或更大的整数)相对应的第(m+1)输出信号至第(m+n)输出信号。所述异步计数器还包括:第一延迟电路至第m延迟电路,被配置为分别延迟所述第一输出信号至第m输出信号,使得当输出第(m+1)比特至第(m+n)比特时,同时一起输出所述代码的所述第一比特至第m比特。

    触发器电路
    2.
    发明公开
    触发器电路 审中-实审

    公开(公告)号:CN115459743A

    公开(公告)日:2022-12-09

    申请号:CN202210642371.4

    申请日:2022-06-08

    Abstract: 一种基于脉冲的触发器电路包括:脉冲生成器,其生成脉冲信号和反相脉冲信号;扫描保持缓冲器,其将扫描输入信号保持延迟时间;以及锁存器电路,其包括响应于扫描使能信号、脉冲信号和反相脉冲信号接收数据信号和扫描输入信号之一的中间节点。脉冲生成器电路包括:直接路径,其将时钟信号作为直接路径输入提供至NAND电路;延迟路径,其包括被配置为延迟时钟信号并且将延迟的时钟信号作为延迟路径输入提供至NAND电路的数个级,其中,NAND电路对直接路径输入和延迟路径输入执行NAND操作,以生成反相脉冲信号;以及反馈路径,其将脉冲信号提供至延迟路径的数个级中的第一级。

    多位触发器电路
    3.
    发明公开

    公开(公告)号:CN116896355A

    公开(公告)日:2023-10-17

    申请号:CN202310175714.5

    申请日:2023-02-28

    Abstract: 一种多位触发器包括第一位触发器和第二位触发器。所述第一位触发器包括:输入多路选择器,其接收第一数据位和第二数据位,并且输出所述第一数据位和所述第二数据位之一作为第三数据位;第一传输电路;第一锁存器;第二传输电路;以及第二锁存器,其输出第一输出数据位。所述第二位触发器包括:输入多路选择器,其接收第四数据位和所述第一输出数据位,并且输出所述第四数据位和所述第一输出数据位之一作为第五数据位;第一传输电路;第一锁存器;第二传输电路;以及第二锁存器,其输出第二输出数据位。所述第一输出数据位从所述第一位触发器沿着外部导线被提供给所述第二位触发器。

Patent Agency Ranking