-
公开(公告)号:CN100454226C
公开(公告)日:2009-01-21
申请号:CN200580023057.2
申请日:2005-06-28
Applicant: 松下电器产业株式会社
CPC classification number: G06F3/0659 , G06F3/0607 , G06F3/0623 , G06F3/0679
Abstract: 主机(1)在指令中添加表示各主机(1)具备的功能的主机功能信息,向存储装置(2)发送,存储装置(2)接收从主机(1)发送的指令,判断能否处理主机功能信息表示的功能,在能够处理的情况下,应答指令进行处理,在不能够处理的情况下,不进行任何应答或者返回出错信息,由此,能够以简单的控制防止由旧版本的主机引起的数据破坏。
-
公开(公告)号:CN100407178C
公开(公告)日:2008-07-30
申请号:CN200580015993.9
申请日:2005-05-12
Applicant: 松下电器产业株式会社
IPC: G06F12/16
CPC classification number: G11C16/10 , G06F11/1068
Abstract: 本发明可保存产生写入错误的地址,在一系列的写入完成之后,读出所保存的地址数据。而且,通过仅对于无法进行数据纠正的地址、及判断为需要进行写入重试的地址进行不良区块处理,可防止不良区块的增加。从而,向指定的快闪存储器进行写入时,可防止频繁出现写入错误、以及大量产生不良区块。
-
公开(公告)号:CN100382193C
公开(公告)日:2008-04-16
申请号:CN01816586.9
申请日:2001-10-01
Applicant: 松下电器产业株式会社
IPC: G11B27/00
CPC classification number: G11B27/034 , G11B27/031 , G11B2220/2512 , G11B2220/2529
Abstract: 一种压缩音频数据的编辑和再现方法,把用以标题为开头的帧单位构成,并且以与某帧对应的数据在该帧以外也存在的形式进行了数据压缩的音频数据在所希望的位置分割为前方部分和后方部分的两个音频数据时,进行以下的(1)或(2)中的至少任意一方的处理:(1)把后方部分音频数据的开头的给定字节的数据附加到前方部分音频数据的最后尾;(2)把前方部分音频数据的最终的给定字节的数据配置在后方部分音频数据的开头部分的前方。据此,即使是以MP3为代表的帧和该帧使用的数据存在的位置不一定一致的压缩数据,也不产生异常噪声。另外,如果在连续再现原本是分割一个音频数据而取得的两个音频数据时,就能进行无缝隙再现。
-
公开(公告)号:CN1981271A
公开(公告)日:2007-06-13
申请号:CN200580023028.6
申请日:2005-06-28
Applicant: 松下电器产业株式会社
CPC classification number: G06F3/0659 , G06F3/0619 , G06F3/0679
Abstract: 主机按照预定的指令序列从指令发送单元(101a)发送指令,存储装置(2)在指令接收单元(202a)中接收其指令,然后,在访问判定单元(202c)中判定从主机(1)发送来的指令的序列,只有在与预定的序列一致的情况下,才判定为能够受理主机(1)的访问,由此,能够以简单的控制防止由旧版本的主机产生的数据破坏。
-
公开(公告)号:CN1947100A
公开(公告)日:2007-04-11
申请号:CN200580012455.4
申请日:2005-04-14
Applicant: 松下电器产业株式会社
Abstract: 一种非易失性存储系统,当文件系统控制部(155A)将文件数据写入主存储器(142)时,通过将文件数据与目录项写入到不同的分配单元,就变得易于连续写入文件,并且能够在目录项的更新时减少文件的复制次数。这样一来,即便在使用作为擦除单位的物理区块大小大于簇大小的非易失性存储器的情况下,也能够使写入性能提高。
-
公开(公告)号:CN1761935A
公开(公告)日:2006-04-19
申请号:CN200480006833.3
申请日:2004-09-13
Applicant: 松下电器产业株式会社
CPC classification number: G06F12/0246 , G06F3/0611 , G06F3/0625 , G06F3/0658 , G06F3/0659 , G06F3/0688 , Y02D10/154
Abstract: 在半导体存储卡内设置主信息存储器,保持从访问装置提供的数据写入开始地址和数据尺寸。空物理区生成单元在根据数据写入开始地址和数据尺寸写入数据时,决定是否清除非易失性存储器的无效块以及所清除的块数。在清除的情况下,对于不同的存储器芯片同时执行数据写入和无效块的清除。由此,优化数据的清除处理,能够实现从访问装置对于半导体存储卡的高速访问。
-
公开(公告)号:CN100590738C
公开(公告)日:2010-02-17
申请号:CN200610082411.5
申请日:2006-05-16
Applicant: 松下电器产业株式会社
CPC classification number: G11C29/82 , G11C11/5621 , G11C16/04 , G11C2029/0409
Abstract: 本发明提供一种存储器控制器、非易失性存储器、非易失性存储系统和数据写入方法。在使用了由各个存储器单元保持多页的数据的多值NAND快闪存储器等非易失性存储器的非易失性存储装置中,解决在数据写入过程中发生了错误、从而使与该页同组的其它页中所记载的数据发生变化的问题。在向非易失性存储器110中写入数据时,在向某页进行写入的过程中发生了错误时,由错误页确定部128确定错误的类别和发生错误的页的物理地址。然后,由错误消除部129消除在属于与错误页同组的其它页中所存储的数据中产生的错误。
-
公开(公告)号:CN100535933C
公开(公告)日:2009-09-02
申请号:CN200580003952.8
申请日:2005-02-02
Applicant: 松下电器产业株式会社
CPC classification number: G06F13/385 , G06F11/073 , G06F11/0793 , G06F11/1052 , G11C2029/0409
Abstract: 存储卡(1)包括与数据处理装置(50)之间进行命令和数据的发送接收的主机接口(2)、存储数据的非易失性存储器(7)、控制存储卡的动作的控制器(3)和存储规定的管理信息的存储单元(32)。管理信息包括在向非易失性存储器的写入动作时产生了错误之际指定是否执行重试功能用的重试设定信息。控制器(3)在数据写入动作时,参考重试设定信息,在重试设定信息表示重试功能的停止的情况下,为了在数据写入动作时的错误发生时使重试功能不动作,或在重试设定信息表示重试功能的动作的情况下,为了在数据写入动作时的错误发生时使重试功能动作,而控制写入动作。
-
公开(公告)号:CN101194238A
公开(公告)日:2008-06-04
申请号:CN200680020511.3
申请日:2006-05-24
Applicant: 松下电器产业株式会社
CPC classification number: G06F12/0246
Abstract: 本发明的存储单元使用的是保存多页数据的多值NAND快闪存储器等非易失性存储器。当向非易失性存储器110写入数据时,构成成对的且以多页为单位的物理单元。当无法写入所有物理单元时,从保存着已写入的有效数据的旧物理块中复制数据,写入新物理块内,直至物理单元的写入完成为止。由此,当下一次要写入数据时,可从新的物理单元的起始开始写入,所以可防止出错。
-
公开(公告)号:CN1981260A
公开(公告)日:2007-06-13
申请号:CN200580023057.2
申请日:2005-06-28
Applicant: 松下电器产业株式会社
CPC classification number: G06F3/0659 , G06F3/0607 , G06F3/0623 , G06F3/0679
Abstract: 主机(1)在指令中添加表示各主机(1)具备的功能的主机功能信息,向存储装置(2)发送,存储装置(2)接收从主机(1)发送的指令,判断能否处理主机功能信息表示的功能,在能够处理的情况下,应答指令进行处理,在不能够处理的情况下,不进行任何应答或者返回出错信息,由此,能够以简单的控制防止由旧版本的主机引起的数据破坏。
-
-
-
-
-
-
-
-
-