一种基于FPGA的串行去兔耳模块与方法

    公开(公告)号:CN118713688A

    公开(公告)日:2024-09-27

    申请号:CN202410695209.8

    申请日:2024-05-31

    Abstract: 本发明公开了一种基于FPGA的串行去兔耳模块与方法,属于雷达探测领域,串行去兔耳模块包括数据缓存模块,将输入的包络数据进行对应信道号解析,并根据信道号结果将数据缓存至对应信道的缓存单元中;信道轮循模块对多信道缓存数据进行顺序轮循,选择相邻信道缓存中均存有数据的信道,对其进行选择输出至去兔耳判别比较模块,并根据轮循状态判断模块的结果进行顺次轮循;去兔耳比较判别模块,用于去兔耳算法的判别比较,根据去兔耳算法要求,对输入的两信道包络进行比较,给出某信号是否为兔耳的判决结果;轮循状态判断模块,基于去兔耳比较判别模块的判决结果进行丢弃或输出操作,并反馈至信道轮循模块,指导下一次数据选择。

    基于FPGA的软件化实时动态可重构控制方法和系统

    公开(公告)号:CN113626376B

    公开(公告)日:2023-08-18

    申请号:CN202110879594.8

    申请日:2021-08-02

    Abstract: 本发明涉及一种基于FPGA的软件化实时动态可重构控制方法和系统,包括:1、处理流程1~N对应的重构数据输入,每个处理流程下配置M个动态区;重构数据缓存至DDR中处理流程对应的存储空间或直接进行重构;若直接进行重构,则跳转到3,否则执行2;2、将重构数据缓存至DDR,并对数据执行校验;若校验成功,则置为1,否则置0;3、若选择缓存数据且校验成功标志为1则读出数据,否则选择外部直接输入的数据;4、对重构数据进行跨时钟域转换及格式适配;5、配置ICAP原语参数,调用其完成动态重构。本发明采用ICAP原语进行动态重构,支持重构bit数据缓存后根据应用场景重构,也支持直接执行动态区功能的在线重构。

Patent Agency Ranking