-
公开(公告)号:CN106559675A
公开(公告)日:2017-04-05
申请号:CN201610822800.0
申请日:2016-09-13
Applicant: 瑞萨电子株式会社
IPC: H04N19/52 , H04N19/593 , H04N19/124 , H04N19/61 , H04N19/169
CPC classification number: H04N19/139 , H04N19/105 , H04N19/124 , H04N19/132 , H04N19/137 , H04N19/159 , H04N19/172 , H04N19/174 , H04N19/186 , H04N19/439 , H04N19/61 , H04N19/52 , H04N19/1887 , H04N19/593
Abstract: 一种半导体装置包括散列生成器,参考散列列表,帧模式确定单元,以及内部预测单元。散列生成器生成将被编码的目标帧的散列值。参考散列列表是用来记录由散列生成器生成的散列值。帧模式确定单元把由散列生成器生成的散列值与在参考散列列表中的散列值相比较。内部预测单元执行针对将被编码的目标帧的帧内预测。当将被编码的目标帧的散列值域在参考散列列表中的任意散列值一致时,内部预测单元跳过编码过程,并且输出对应于在参考散列列表中的任意散列值的编码信息。
-
公开(公告)号:CN104519354A
公开(公告)日:2015-04-15
申请号:CN201410513519.X
申请日:2014-09-29
Applicant: 瑞萨电子株式会社
IPC: H04N19/13 , H04N19/91 , H04N19/625 , H04N19/124
CPC classification number: H04N19/126 , H04N19/115 , H04N19/124 , H04N19/146 , H04N19/149 , H04N19/152 , H04N19/176 , H04N19/50 , H04N19/593
Abstract: 本发明涉及视频编码器及其操作方法。本发明提供一种视频编码器和操作该视频编码器的方法,来通过减少在量化器和编码部之间耦接的中间缓冲器的溢出风险实现高精度比特率控制。中间缓冲器将表示所存储的数据量大还是小的选择控制信号供应到选择器。如果选择控制信号表示大,则选择器将来自代码量估计部的估计代码量输出到比率控制器。如果选择控制信号表示小,则选择器将来自编码部的实际代码量输出到比率控制器。比率控制器根据选择器的输出计算量化位阶,并且将所计算的量化位阶反馈到量化器。量化器调整该量化位阶。
-
公开(公告)号:CN101547358B
公开(公告)日:2014-01-15
申请号:CN200910005428.4
申请日:2009-01-20
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/86 , H04N19/103 , H04N19/124 , H04N19/17 , H04N19/176 , H04N19/436 , H04N19/61
Abstract: 本发明提供了一种图像编码设备,在不形成条带的情况下,其不需要在跨过并行处理区域边界的连续宏块之间的量化参数的引用。图像编码设备从并行处理区域的顶部顺序地通过并行处理对编码目标图像的宏块进行编码,并且该图像编码设备具有用于每个并行处理区域的编码元件。当并行处理区域的顶部宏块的所有量化正交变换系数为零时,编码元件将非零系数添加到部分系数,使得系数为非零。因此,抑制在每个并行处理区域的顶部宏块中生成跳过宏块。由于没有必要形成条带,因此在并行处理区域边界上应用预测,因而编码效率提高。在解码时不会产生错误,并且解码图像质量不会劣化。
-
公开(公告)号:CN109582589B
公开(公告)日:2023-12-15
申请号:CN201811124361.1
申请日:2018-09-26
Applicant: 瑞萨电子株式会社
IPC: G06F12/02 , G06F12/0882
Abstract: 本公开的实施例涉及半导体设备及存储器访问方法。关于存储压缩数据的区域与存储访问压缩数据所需的辅助信息的区域之间的关联,需要通过软件管理每个处理单元的关联,使得处理变得复杂。在存储空间上限定包括压缩数据存储区域的管理单元存储区域和包括辅助信息的辅助信息存储区域。通过根据指示存储器上设置管理单元存储空间的位置的地址计算辅助信息地址,辅助信息存储区域的地址、压缩数据的地址、压缩数据以及辅助信息彼此相关联,并且读取辅助信息。
-
公开(公告)号:CN107820086B
公开(公告)日:2023-08-18
申请号:CN201710600897.5
申请日:2017-07-21
Applicant: 瑞萨电子株式会社
IPC: H04N19/17 , H04N21/845
Abstract: 本发明涉及半导体装置、移动图像处理系统、控制半导体装置的方法。可以平滑地移动显示区域。半导体装置顺序地接收多个整体图像,每个整体图像包括多个小画面图像,并且每个整体图像在时间上是连续的并且形成移动图像;并且对接收到的整体图像进行解码。这里,半导体装置包括:接收单元,接收包括小画面图像的整体图像;确定单元,确定包括要解码的小画面图像并且被包括在整体图像中的解码区域;和,解码单元,解码由确定单元确定并且被包括在整体图像中的解码区域中的小画面图像。当在解码区域中出现帧内帧的小画面图像时,确定单元确定新的解码区域。
-
公开(公告)号:CN105245899B
公开(公告)日:2021-06-29
申请号:CN201510393593.7
申请日:2015-07-07
Applicant: 瑞萨电子株式会社
IPC: H04N19/423 , H04N19/433 , H04N19/176
Abstract: 本发明涉及图片编码设备、图片解码设备和图片通信系统。在图片编码设备和图片解码设备中,对参考帧存储器的访问被抑制。图片编码设备由用于图片内编码的第一编码器、用于图片间编码的第二编码器和中间缓冲器组成。由第一编码器生成的本地解码图片作为参考图片被存储在中间缓冲器中,并且第二编码器的图片间编码通过参考中间缓冲器中的本地解码图片执行。图片解码设备由用于图片内解码的第一解码器、用于图片间解码的第二解码器和中间缓冲器组成。由第一解码器生成的本地解码图片作为参考图片被存储在中间缓冲器中,并且第二解码器的图片间解码通过参考中间缓冲器中的本地解码图片执行。
-
公开(公告)号:CN111382088A
公开(公告)日:2020-07-07
申请号:CN201911282355.3
申请日:2019-12-13
Applicant: 瑞萨电子株式会社
Abstract: 本申请涉及半导体器件及用于控制数据访问的方法。提供了一种用于实现数据一致性的半导体器件。半导体器件执行的处理包括压缩数据以生成表示压缩数据和信息量的压缩信息的步骤、访问用于控制对存储器区域的访问的管理数据的步骤、基于管理数据指示所访问的区域未被独占地分配给另一压缩/扩展模块的事实来允许以预定数据大小单位对存储器区域的写入的步骤、写入数据以更新管理数据的步骤、基于管理数据指示所访问的区域没有被另一压缩/扩展模块独占拥有的事实来允许以数据大小单位从该区域的读取的步骤以及以数据大小为单位从该区域读取压缩数据和压缩信息的步骤。
-
公开(公告)号:CN105306883B
公开(公告)日:2020-03-03
申请号:CN201510433954.6
申请日:2015-07-22
Applicant: 瑞萨电子株式会社
Abstract: 本发明涉及图像接收装置、图像传送系统和图像接收方法。通过在不受图像接收装置中的图像编码流的传送延迟影响的情况下按照适当方式快速地改变参数而改善图像识别率,其中,所述图像接收装置识别通过对接收的图像编码流解码而获得的解码图像。所述图像接收装置包括数据接收单元、参数改变单元、解码单元和图像识别单元。数据接收单元接收包括图像编码数据和参数的图像编码流。参数改变单元将由数据接收单元接收的参数,即为发送器执行的编码指定的参数改变为适于后续阶段中执行的图像识别的值。解码单元通过根据改变后的参数对接收的图像编码数据解码,生成图像解码数据。图像识别单元对图像解码数据执行图像识别。
-
公开(公告)号:CN109582589A
公开(公告)日:2019-04-05
申请号:CN201811124361.1
申请日:2018-09-26
Applicant: 瑞萨电子株式会社
IPC: G06F12/02 , G06F12/0882
Abstract: 本公开的实施例涉及半导体设备及存储器访问方法。关于存储压缩数据的区域与存储访问压缩数据所需的辅助信息的区域之间的关联,需要通过软件管理每个处理单元的关联,使得处理变得复杂。在存储空间上限定包括压缩数据存储区域的管理单元存储区域和包括辅助信息的辅助信息存储区域。通过根据指示存储器上设置管理单元存储空间的位置的地址计算辅助信息地址,辅助信息存储区域的地址、压缩数据的地址、压缩数据以及辅助信息彼此相关联,并且读取辅助信息。
-
公开(公告)号:CN108243336A
公开(公告)日:2018-07-03
申请号:CN201711347984.0
申请日:2017-12-15
Applicant: 瑞萨电子株式会社
IPC: H04N17/00 , H04N21/4425
CPC classification number: H04N17/004 , G06F3/14 , G06T1/20 , G09G3/2037 , G09G2330/10 , G09G2330/12 , G09G2340/02 , H04N1/32283 , H04N5/23293 , H04N9/045 , H04N17/02 , H04N19/89 , H04N2209/042 , H04N17/00 , H04N17/002 , H04N21/4425
Abstract: 本发明涉及图像处理器以及半导体设备。本发明的目的是检测包括相机或视频传输路径(相机输入)的系统中的相机输入的故障。图像处理器包括散列导出电路,该散列导出电路具有计算输入画面上的散列值的计算单元以及存储散列值的存储电路。图像处理器比较多个帧之间的散列值,以便确定是否画面已经改变或停止。当画面停止时检测故障。
-
-
-
-
-
-
-
-
-