光传感器和显示装置
    51.
    发明公开

    公开(公告)号:CN102484682A

    公开(公告)日:2012-05-30

    申请号:CN201080037467.3

    申请日:2010-07-12

    CPC classification number: H01L27/14643 G06F3/0412 G06F3/042 H04N5/357

    Abstract: 减少由馈通引起的存储节点的电位下降,由此使存储电容器的电容变小来谋求传感器灵敏度的提高。在光传感器中,在存储节点(N2)连接着存储电容器(C2)的第1端子和输出与存储节点(N2)的电位相应的信号的MOS晶体管(M1)的栅极。对第1光电二极管(DS)的阳极,在复位期间中提供正偏置的脉冲电压,另一方面,在存储期间和读出期间中提供逆偏置电压。对第2光电二极管(DM)的阳极,在全部的动作期间中提供逆偏置电压。对存储电容器的第2端子,在复位期间和存储期间中,提供将存储节点的电位保持在不足MOS晶体管(M1)的阈值的电压,另一方面,在读出期间中,提供使存储节点(N2)的电位上冲到MOS晶体管(M1)的阈值以上的电压。

    显示装置
    52.
    发明授权

    公开(公告)号:CN101796455B

    公开(公告)日:2012-05-02

    申请号:CN200880105122.X

    申请日:2008-05-09

    Abstract: 本发明提供能够提高显示品质的显示装置。本发明的显示装置具有:n行m列的矩阵状排列的像素、大致格子状设置的n根源极线和m根栅极线,其中,n和m分别表示2以上的整数,该显示装置具有奇数行的像素与偶数行的像素相互反转的结构,并且具有设置在该奇数行的像素与该偶数行的像素的边界区域的共同的保持电容配线,该保持电容配线与奇数行的像素用的保持电容用电极、与偶数行的像素用的保持电容用电极分别夹着绝缘膜相对。

    显示装置
    53.
    发明授权

    公开(公告)号:CN101636644B

    公开(公告)日:2011-08-31

    申请号:CN200880008806.8

    申请日:2008-04-09

    Abstract: 本发明提供显示装置,其在像素内具有光检测元件,在显示装置的工作中能够自动校正光传感器信号。传感器行驱动器(5)具有:向像素区域(1)的光传感器供给第一模式的传感器驱动信号,向信号处理电路(8)输出与受光量相应的光传感器信号的第一工作模式;供给第二模式的传感器驱动信号,取得与检测出黑电平的情况相当的校正用的第一光传感器信号电平的第二工作模式;和供给第三模式的传感器驱动信号,取得与检测出白电平的情况相当的校正用的第二光传感器信号电平的第三工作模式。在第一工作模式时,从伪像素取得校正用的第三光传感器信号电平。信号处理电路(8)利用第一~第三光传感器信号电平,对来自第一工作模式时的有效像素的光传感器信号进行校正。

    数模转换器
    54.
    发明授权

    公开(公告)号:CN101103530B

    公开(公告)日:2010-10-27

    申请号:CN200680001961.8

    申请日:2006-01-11

    CPC classification number: H03M1/802

    Abstract: 一种用于转换输入n位数字码的数模转换器(10),其中n是大于1的整数,具有一n位数字输入以及一用于连接至负载的输出,并且包括:一(n-1)个开关电容器的阵列;以及一开关装置。该开关装置在操作的零位调整阶段中适于将第一基准电压(V1)连接至该阵列的至少一个电容器(Ci)的第一板、并将该至少一个电容器的第二板连接至一电压(V2、V3),该电压对于输入数字码的至少一个值而言是与第一基准电压(V1)不同的;并且在操作的解码阶段进一步地适于根据输入数字码的值来使电荷能被注入至少一个电容器(Ci)。该转换器可以是其输出直接连接至电容性负载的无缓冲转换器。

    数模转换器
    59.
    发明公开

    公开(公告)号:CN101103530A

    公开(公告)日:2008-01-09

    申请号:CN200680001961.8

    申请日:2006-01-11

    CPC classification number: H03M1/802

    Abstract: 一种用于转换输入n位数字码的数模转换器(10),其中n是大于1的整数,具有一n位数字输入以及一用于连接至负载的输出,并且包括:一(n-1)个开关电容器的阵列;以及一开关装置。该开关装置在操作的零位调整阶段中适于将第一基准电压(V1)连接至该阵列的至少一个电容器(Ci)的第一板、并将该至少一个电容器的第二板连接至一电压(V2、V3),该电压对于输入数字码的至少一个值而言是与第一基准电压(V1)不同的;并且在操作的解码阶段进一步地适于根据输入数字码的值来使电荷能被注入至少一个电容器(Ci)。该转换器可以是其输出直接连接至电容性负载的无缓冲转换器。

Patent Agency Ranking