-
公开(公告)号:CN102550030A
公开(公告)日:2012-07-04
申请号:CN201180003835.7
申请日:2011-09-09
Applicant: 松下电器产业株式会社
IPC: H04N7/32
Abstract: 一种图像解码装置(C100),能够在提高解码效率的同时减少存储器访问的次数,具备:分割部(C101),将图片分割为第一以及第二编码图像数据;第一以及第二解码部(C103,C104),对第一以及第二编码图像数据进行并行解码,并存放到帧存储部(C102),第一以及第二解码部(C103,C104)分别利用第二或第一解码结果信息来对第一或第二编码图像数据进行解码,将通过解码而被生成的第一或第二解码结果信息存放到信息存储部(C105),在对解码对象的宏块进行解码时,对第二或第一解码结果信息和作为解码对象的宏块进行图像处理,所述第二或第一解码结果信息是属于与该解码对象的宏块所属的宏块行相邻的其他的宏块行的、被解码的其他的宏块的至少一部分。
-
公开(公告)号:CN102550029A
公开(公告)日:2012-07-04
申请号:CN201180003988.1
申请日:2011-07-27
Applicant: 松下电器产业株式会社
IPC: H04N7/26
CPC classification number: H04N19/436 , H04N19/129 , H04N19/156 , H04N19/167 , H04N19/174 , H04N19/44 , H04N19/61 , H04N19/70 , H04N19/85
Abstract: 以简单的结构适当地执行解码的并行处理的图像解码装置(100),包括:流划分控制部(140),指定处理对象区域,根据该处理对象区域的配置选择划分流的一部分;M个流划分部(130),通过对指定的M个处理对象区域并行执行流划分处理,从而生成M×N个划分流;以及N个解码引擎(120),对包含选择出的一部分的N个划分流的每一个的一部分并行进行解码;M个流划分部(130),在该处理对象区域中包含的片被划分为多个片部分,并被分配到多个划分流的情况下,按每个划分流,将由被分配到该划分流的至少一个片部分构成的片部分群从新构成为新的片。
-
公开(公告)号:CN102349299A
公开(公告)日:2012-02-08
申请号:CN201180001378.8
申请日:2011-03-02
Applicant: 松下电器产业株式会社
IPC: H04N7/32
CPC classification number: H04N19/82 , H04N19/117 , H04N19/43 , H04N19/44 , H04N19/513 , H04N19/61
Abstract: 一种动态图像解码装置,能够缩减进行可变系数运动补偿画面间预测时使用的运动补偿滤波器系数的存储器频带并减少存储器访问延迟,其具备:解码部(101),从编码流将多个运动补偿滤波器系数解码;存储器(109),用于保存编码流中包含的多个运动补偿滤波器系数;滤波器系数存储部(103),用于保存进行运动补偿时需要的运动补偿滤波器系数;运动补偿部(107),使用滤波器系数存储部中保存的运动补偿滤波器系数,进行运动补偿;滤波器系数传送控制部(102),将由解码部解码后的多个运动补偿滤波器系数写出到存储器中,仅在滤波器系数存储部未保存上述一部分运动补偿滤波器系数的情况下,从存储器向滤波器系数存储部传送上述一部分运动补偿滤波器系数。
-
公开(公告)号:CN101513074B
公开(公告)日:2011-07-06
申请号:CN200780032192.2
申请日:2007-12-27
Applicant: 松下电器产业株式会社
IPC: H04N7/32
CPC classification number: H04N19/00533 , H04N19/44 , H04N19/573 , H04N19/577 , H04N19/58 , H04N19/895
Abstract: 包括:图像存储器(103),将包含运动矢量信息的、以宏块为单位所描述的宏块信息和包含宏块的图像的已解码的图像数据对应起来并保存;错误判定部(104),判定解码对象图像是否有错误;图像数据置换部(109),在判定为有错误的情况下,将解码对象图像的图像数据,置换为在解码对象图像之前图像存储器(103)所保存的已解码的图像数据;以及宏块信息置换部(113),在判定为有错误的情况下,将与包含错误的解码对象图像相对应的宏块信息,置换为与已解码的图像相对应而保存的宏块信息;或者宏块信息保存部(602),将示出解码对象图像包含错误的信息与解码对象图像的图像数据对应起来并保存。
-
公开(公告)号:CN101052128B
公开(公告)日:2011-06-22
申请号:CN200710091644.6
申请日:2007-04-03
Applicant: 松下电器产业株式会社
Abstract: 本发明提供一种在从外部帧存储器向内部参照用局部存储器进行数据传输的次数减少了的运动检测装置,兼顾了存储容量的减小和安装电路规模或处理步骤的减少两者。在参照存储器管理部(812)和内部参照用存储器(830)中,把要更新的区域的高度设定为L像素(L为2的乘方),把容易进行地址计算的大小的逻辑地址区段分配在图像空间,进行FIFO管理,或者增加辅助存储器,辅助存储器以外用过去的画面宽度的矩形区域进行FIFO管理,由此来简化地址计算,实现内部参照存储器和参照存储器管理单元中的安装电路的削减。
-
公开(公告)号:CN101980540A
公开(公告)日:2011-02-23
申请号:CN201010551964.7
申请日:2005-11-15
Applicant: 松下电器产业株式会社
CPC classification number: H04N19/433 , H04N19/436 , H04N19/44 , H04N19/513 , H04N19/577
Abstract: 提供一种能够将通过直接模式编码的B图片高速地解码的解码电路、解码装置、以及解码系统。并行地执行第n个宏块的解码处理(步骤S103~116)、和第(n+1)个用锚定块的运动矢量向缓存106的传送(步骤S102及S117)。由此,在第(n+1)个宏块是以直接模式编码的情况下,在时刻(T2),在将第(n+1)个宏块解码时马上利用缓存(106)内的第(n+1)个用锚定块的运动矢量来计算运动矢量。
-
公开(公告)号:CN100524204C
公开(公告)日:2009-08-05
申请号:CN03160365.3
申请日:2003-09-25
Applicant: 松下电器产业株式会社
IPC: G06F9/38
CPC classification number: G06F9/30025 , G06F9/30014 , G06F9/30021 , G06F9/30036 , G06F9/30094 , G06F9/30145 , G06F9/3016 , G06F9/30167
Abstract: 本发明提供一种执行高性能SIMD运算的处理器等。其具备解码部(20)与运算部(40)等,一旦解码部(20)译码指令vcchk,则运算部(40)等判断条件标志寄存器CFR(32)的矢量条件标志VC0-VC3(110)是否全部为0,在全部为0的情况下,分别将条件标志寄存器CFR(32)的条件标志C4及C5设为1及0,在不全部为0的情况下,分别将条件标志C4及C5设为0及1。另外,在条件标志C0-C3中存储矢量条件标志VC0-VC3。
-
公开(公告)号:CN100397419C
公开(公告)日:2008-06-25
申请号:CN200410096120.2
申请日:2004-11-26
Applicant: 松下电器产业株式会社
CPC classification number: G06T1/20 , G06F9/30181 , G06F9/345 , G06F9/3885 , G06F9/3887
Abstract: 一种SIMD类型的并行操作设备,包括:包含多个处理器单元的该SIMD类型的处理器单元组,其中各个处理器单元同时执行相同的操作;该处理器单元组中的各个处理器单元可访问的数据存储器;以及地址转换单元,用于根据控制信号,通过改变地址的位的位置来转换该处理器单元访问的数据存储器的地址。该地址转换单元在改变该位的位置中优选地将从地址数据的低位的第一位、第二位和第三位重新排列为从该低位的第二位、第三位和第一位。
-
公开(公告)号:CN101111818A
公开(公告)日:2008-01-23
申请号:CN200580047363.X
申请日:2005-08-24
Applicant: 松下电器产业株式会社
CPC classification number: G06F9/30094 , G06F9/30036 , G06F9/30058 , G06F9/30072 , G06F9/3885
Abstract: 本发明提供一种运算处理装置,能够以尽量少的步骤来执行,利用各个运算单元所生成的条件标志,生成共通参照的条件标志的运算。以一个指令对多个数据进行并行处理的运算处理装置(100)包括:处理单元(102、103),根据指令寄存器所存储的指令的评价结果,执行共通的运算;以及条件标志运算器(104),对各处理单元所保存的条件标志执行逻辑运算和比较运算的某一个,将执行后的结果传输到处理单元,并将条件标志更新为执行后的结果。
-
公开(公告)号:CN101052128A
公开(公告)日:2007-10-10
申请号:CN200710091644.6
申请日:2007-04-03
Applicant: 松下电器产业株式会社
Abstract: 本发明提供一种在从外部帧存储器向内部参照用局部存储器进行数据传输的次数减少了的运动检测装置,兼顾了存储容量的减小和安装电路规模或处理步骤的减少两者。在参照存储器管理部(812)和内部参照用存储器(830)中,把要更新的区域的高度设定为L像素(L为2的乘方),把容易进行地址计算的大小的逻辑地址区段分配在图像空间,进行FIFO管理,或者增加辅助存储器,辅助存储器以外用过去的画面宽度的矩形区域进行FIFO管理,由此来简化地址计算,实现内部参照存储器和参照存储器管理单元中的安装电路的削减。
-
-
-
-
-
-
-
-
-