-
公开(公告)号:CN100462981C
公开(公告)日:2009-02-18
申请号:CN02150569.1
申请日:2002-11-14
Applicant: 松下电器产业株式会社
IPC: G06F17/50
CPC classification number: G06F17/5045
Abstract: 本发明公开了一种高阶合成方法以及高阶合成装置。是把动作记录变换为CDFG(ST11)。以所希望的时钟周期数进行安排,使寄存器数最小(ST12)。对于安排结果,分配硬件(ST13)。求出调整了到寄存器的时钟定时的时候的最小时钟周期(准同步最小时钟周期)(ST14)。当准同步最小时钟周期比所希望的时钟周期大时,重新把所有的时钟定时设定为相同值后,以减小时钟周期为目的,变更CDFG内的寄存器位置(ST16)。当通过重新定时处理,能改善性能时,返回步骤(ST14)。当不能改善性能时,结束处理。
-
公开(公告)号:CN102550029B
公开(公告)日:2015-10-07
申请号:CN201180003988.1
申请日:2011-07-27
Applicant: 松下电器产业株式会社
IPC: H04N19/169
CPC classification number: H04N19/436 , H04N19/129 , H04N19/156 , H04N19/167 , H04N19/174 , H04N19/44 , H04N19/61 , H04N19/70 , H04N19/85
Abstract: 以简单的结构适当地执行解码的并行处理的图像解码装置(100),包括:流划分控制部(140),指定处理对象区域,根据该处理对象区域的配置选择划分流的一部分;M个流划分部(130),通过对指定的M个处理对象区域并行执行流划分处理,从而生成M×N个划分流;以及N个解码引擎(120),对包含选择出的一部分的N个划分流的每一个的一部分并行进行解码;M个流划分部(130),在该处理对象区域中包含的片被划分为多个片部分,并被分配到多个划分流的情况下,按每个划分流,将由被分配到该划分流的至少一个片部分构成的片部分群从新构成为新的片。
-
公开(公告)号:CN103098474A
公开(公告)日:2013-05-08
申请号:CN201180007180.0
申请日:2011-09-09
Applicant: 松下电器产业株式会社
IPC: H04N7/32
Abstract: 既能够提高解码效率又能够易于实现的图像解码装置(C100),包括:分割部(C101),通过对编码图像数据进行分割从而生成第一和第二编码图像数据;帧存储部(C102);第一和第二解码部(C103,C104),对第一和第二编码图像数据进行并行解码;以及信息存储部(C105),第一解码部(C103)利用被存放在信息存储部(C105)中的第二解码结果信息对第一编码图像数据进行解码,将通过该解码而生成的信息的一部分作为第一解码结果信息存放到信息存储部(C105),第二解码部(C104)利用被存放在信息存储部(C105)的第一解码结果信息对第二编码图像数据进行解码,将通过解码而生成的信息的一部分作为第二解码结果信息存放到信息存储部(C105)。
-
公开(公告)号:CN1638096A
公开(公告)日:2005-07-13
申请号:CN200510003634.3
申请日:2005-01-10
Applicant: 松下电器产业株式会社
CPC classification number: G06F17/5072
Abstract: 在LSI的布局设计操作中,当关于时序改进和布局设计重试的重复操作被抑制时,设计周期缩短。本发明提供了一种半导体集成电路的自动布局方法,包括:一初始排布步骤,其初始排布构成逻辑电路的逻辑单元;一基于布局的电路优化步骤,其将恒定长度的余量应用到从布局获得的布线长度上以改善时序;一布局改变约束计算步骤,其计算对应于所述恒定长度的所述余量的布局改变约束;以及一增量排布步骤,其中当改进已修正逻辑电路的逻辑单元布局时,进行布局改进,所述布局改进具有基于所述布局改变约束计算步骤计算出的所述布局改变约束。
-
公开(公告)号:CN1420457A
公开(公告)日:2003-05-28
申请号:CN02150569.1
申请日:2002-11-14
Applicant: 松下电器产业株式会社
IPC: G06F17/50
CPC classification number: G06F17/5045
Abstract: 本发明公开了一种高阶合成方法以及高阶合成装置。是把动作记录变换为CDFG(ST11)。以所希望的时钟周期数进行安排,使寄存器数最小(ST12)。对于安排结果,分配硬件(ST13)。求出调整了到寄存器的时钟定时的时候的最小时钟周期(准同步最小时钟周期)(ST14)。当准同步最小时钟周期比所希望的时钟周期大时,重新把所有的时钟定时设定为相同值后,以减小时钟周期为目的,变更CDFG内的寄存器位置(ST16)。当通过重新定时处理,能改善性能时,返回步骤(ST14)。当不能改善性能时,结束处理。
-
公开(公告)号:CN103098474B
公开(公告)日:2016-03-02
申请号:CN201180007180.0
申请日:2011-09-09
Applicant: 松下电器产业株式会社
IPC: H04N19/50 , H04N19/593 , H04N19/16 , H04N19/44 , H04N19/82 , H04N19/436 , H04N19/40
Abstract: 既能够提高解码效率又能够易于实现的图像解码装置(C100)包括:分割部(C101),通过对编码图像数据进行分割从而生成第一和第二编码图像数据;帧存储部(C102);第一和第二解码部(C103,C104),对第一和第二编码图像数据进行并行解码;以及信息存储部(C105),第一解码部(C103)利用被存放在信息存储部(C105)中的第二解码结果信息对第一编码图像数据进行解码,将通过该解码而生成的信息的一部分作为第一解码结果信息存放到信息存储部(C105),第二解码部(C104)利用被存放在信息存储部(C105)的第一解码结果信息对第二编码图像数据进行解码,将通过解码而生成的信息的一部分作为第二解码结果信息存放到信息存储部(C105)。
-
公开(公告)号:CN100498798C
公开(公告)日:2009-06-10
申请号:CN200310102516.9
申请日:2003-10-22
Applicant: 松下电器产业株式会社
IPC: G06F17/50
CPC classification number: G06F17/5045
Abstract: 本发明公开一种高级综合方法,其包括:基于描述数字电路情况的输入文件产生CDFG(控制数据流图);将在CDFG产生中产生的表示处理内容的CDFG的每个节点分配至与呼叫一个步骤的时钟相同步的时间,基于在该CDFG及约束文件中描述的数字电路的约束条件,从而调度CDFG;产生表示如何将构成数字电路的资源分配至在调度过程中调度的CDFG各个节点的分配信息,基于表示资源布置的资源级别布置信息以及表示资源之间连接关系的电路信息;以及输出在分配和电路信息产生中产生的电路信息。
-
公开(公告)号:CN1624698A
公开(公告)日:2005-06-08
申请号:CN200410100625.1
申请日:2004-12-06
Applicant: 松下电器产业株式会社
IPC: G06F17/50
CPC classification number: G06F17/5045
Abstract: 本发明揭示一种高阶合成方法和高阶合成装置,其中首先,在行为级电路中描述的变量的引用数目被计算。然后,该变量的位宽被提取,且多个能够以所提取的位宽进行数据转移的存储器被选择。其次,当变量被分配至其中时,基于所以数目和变量的位宽,多个存储器中的每个存储器的存取频率和被计算。最后,作为分配变量的目标,最小化存储器所计算的存取频率和的存储器被选择。
-
公开(公告)号:CN1501293A
公开(公告)日:2004-06-02
申请号:CN200310102516.9
申请日:2003-10-22
Applicant: 松下电器产业株式会社
IPC: G06F17/50
CPC classification number: G06F17/5045
Abstract: 本发明公开一种高级综合方法,其包括:基于描述数字电路情况的输入文件产生CDFG(控制数据流图);将在CDFG产生中产生的表示处理内容的CDFG的每个节点分配至与呼叫一个步骤的时钟相同步的时间,基于在该CDFG及约束文件中描述的数字电路的约束条件,从而调度CDFG;产生表示如何将构成数字电路的资源分配至在调度过程中调度的CDFG各个节点的分配信息,基于表示资源布置的资源级别布置信息以及表示资源之间连接关系的电路信息;以及输出在分配和电路信息产生中产生的电路信息。
-
公开(公告)号:CN102550030A
公开(公告)日:2012-07-04
申请号:CN201180003835.7
申请日:2011-09-09
Applicant: 松下电器产业株式会社
IPC: H04N7/32
Abstract: 一种图像解码装置(C100),能够在提高解码效率的同时减少存储器访问的次数,具备:分割部(C101),将图片分割为第一以及第二编码图像数据;第一以及第二解码部(C103,C104),对第一以及第二编码图像数据进行并行解码,并存放到帧存储部(C102),第一以及第二解码部(C103,C104)分别利用第二或第一解码结果信息来对第一或第二编码图像数据进行解码,将通过解码而被生成的第一或第二解码结果信息存放到信息存储部(C105),在对解码对象的宏块进行解码时,对第二或第一解码结果信息和作为解码对象的宏块进行图像处理,所述第二或第一解码结果信息是属于与该解码对象的宏块所属的宏块行相邻的其他的宏块行的、被解码的其他的宏块的至少一部分。
-
-
-
-
-
-
-
-
-