加速器模块和包括加速器模块的计算系统

    公开(公告)号:CN118377607A

    公开(公告)日:2024-07-23

    申请号:CN202311338602.3

    申请日:2023-10-16

    Abstract: 公开了加速器模块和包括加速器模块的计算系统。所述加速器模块包括多个存储器和控制器。控制器包括多个存储器控制器、多个处理单元和管理电路。所述多个存储器控制器和所述多个存储器形成多个存储器子通道。所述多个处理单元对存储在所述多个存储器中或者从所述多个存储器读取的多个数据执行计算操作。管理电路响应于第一存储器子通道和第一处理单元处于重工作负载状态而重新分发由所述多个处理单元执行的任务或者改变所述多个存储器控制器与所述多个处理单元之间的连接。

    存储模块和具有该存储模块的存储系统

    公开(公告)号:CN113971139A

    公开(公告)日:2022-01-25

    申请号:CN202110346383.8

    申请日:2021-03-31

    Abstract: 提供了存储模块和具有存储模块的存储系统。一种存储模块可以包括命令/地址端子、数据端子、至少一个监测端子、缓冲器和多个半导体存储器件。所述缓冲器可以被配置为接收并缓冲通过所述数据端子施加的数据和通过所述命令/地址端子施加的命令/地址,以生成缓冲的写入数据和缓冲的命令/地址。所述缓冲器可以被配置为对所述缓冲的写入数据和所述缓冲的命令/地址进行缓冲,以生成模块数据和模块命令/地址并进行存储,然后通过所述至少一个监测端子发送所述缓冲的写入数据的所述至少一部分作为监测数据。所述多个半导体存储器件可以被配置为响应于所述模块命令/地址来接收和存储所述模块数据。

    提供对话内容的系统
    3.
    发明授权

    公开(公告)号:CN108737242B

    公开(公告)日:2021-06-04

    申请号:CN201810337098.8

    申请日:2018-04-16

    Abstract: 提供了一种电子设备。所述电子设备包括:外壳、配置为通过外壳的一个表面暴露的显示器、配置为通过符合第一协议的第一网络或符合第二协议的第二网络进行通信的通信模块、配置为电连接到显示器和通信模块的处理器、以及配置为电连接到处理器并存储指定应用的存储器。所述存储器存储指令,所述指令在被执行时,使处理器420执行指定应用,通过在第二网络上与平台服务器交互来指定CP服务器,通过第一网络接收由指定的CP服务器生成的初始响应消息,并根据所述初始响应消息的源,验证基于第一协议的所指定的CP服务器的第一标识符。

    存储器模块、主板和服务器设备
    4.
    发明公开

    公开(公告)号:CN114691575A

    公开(公告)日:2022-07-01

    申请号:CN202111621669.9

    申请日:2021-12-28

    Abstract: 本公开涉及一种存储器模块、主板和服务器设备,其中一种存储器模块,包括存储器基底,存储器基底包括配置为连接至外部设备的主连接器和辅助连接器;以及多个存储器芯片,安装在存储器基底的第一表面或第二表面中的至少一个上,其中主连接器布置在存储器基底的一侧上,并且辅助连接器布置在存储器基底的第二表面上。

    提供对话内容的系统
    5.
    发明公开

    公开(公告)号:CN108737242A

    公开(公告)日:2018-11-02

    申请号:CN201810337098.8

    申请日:2018-04-16

    Abstract: 提供了一种电子设备。所述电子设备包括:外壳、配置为通过外壳的一个表面暴露的显示器、配置为通过符合第一协议的第一网络或符合第二协议的第二网络进行通信的通信模块、配置为电连接到显示器和通信模块的处理器、以及配置为电连接到处理器并存储指定应用的存储器。所述存储器存储指令,所述指令在被执行时,使处理器420执行指定应用,通过在第二网络上与平台服务器交互来指定CP服务器,通过第一网络接收由指定的CP服务器生成的初始响应消息,并根据所述初始响应消息的源,验证基于第一协议的所指定的CP服务器的第一标识符。

    存储器模块及其操作方法

    公开(公告)号:CN113806248B

    公开(公告)日:2025-04-08

    申请号:CN202110575180.6

    申请日:2021-05-25

    Abstract: 一种存储器模块,包括:第一存储器器件;第二存储器器件;以及,处理缓存器电路,其被连接到第一存储器器件和第二存储器器件(彼此独立)以及主机。提供了一种处理缓存器电路,其包括处理电路和缓存器。处理电路基于从主机接收的处理命令,处理从主机接收的数据、存储在第一存储器器件中的数据、或存储在第二存储器器件中的数据中的至少一项。缓存器被配置为存储由处理电路处理的数据。处理缓存器电路被配置为,按照DDR SDRAM标准与主机通信。

    存储器件、其调度方法和计算快速链路装置

    公开(公告)号:CN118227037A

    公开(公告)日:2024-06-21

    申请号:CN202310860290.6

    申请日:2023-07-13

    Abstract: 提供了存储器件、其调度方法和计算快速链路装置。所述存储器件包括:请求程序寄存器,其被配置为使用第一协议从主机接收包括请求程序标识符的第一信号,并且被配置为输出与所述请求程序标识符相对应的第一优先级;检查程序模块,其被配置为使用与所述第一协议不同的第二协议从所述主机接收包括命令和请求类型的第二信号,其中,所述检查程序模块被配置为从所述请求程序寄存器接收所述第一优先级,并且其中,所述检查程序模块被配置为基于所述第一优先级和所述请求类型确定所述命令的第二优先级;命令生成器,其被配置为基于所述命令生成用于存储器操作的内部命令;以及存储器控制器,其被配置为基于所述第二优先级在命令队列中调度所述内部命令。

    存储器模块、计算系统以及计算系统的启动方法

    公开(公告)号:CN113626264A

    公开(公告)日:2021-11-09

    申请号:CN202110286953.9

    申请日:2021-03-17

    Abstract: 公开了一种存储器模块、计算系统以及计算系统的启动方法。所述计算系统的启动方法,计算系统包括存储器模块,存储器模块包括连接到多个存储器装置的处理装置,所述方法包括:对计算系统上电;在对计算系统上电之后,通过存储器模块中的处理装置对所述多个存储器装置执行第一存储器训练,并且生成指示第一存储器训练的完成的模块就绪信号;在对计算系统上电之后,通过主机装置执行第一启动序列,主机装置执行包括在计算系统中的基本输入/输出系统(BIOS)存储器的BIOS代码;在执行第一启动序列之后,在主机装置中等待将从存储器模块接收模块就绪信号;以及在主机装置中接收模块就绪信号,并且基于模块就绪信号执行第二启动序列。

    具有拥塞监视器的计算系统及其控制操作的方法

    公开(公告)号:CN118503181A

    公开(公告)日:2024-08-16

    申请号:CN202311676693.1

    申请日:2023-12-08

    Abstract: 一种计算系统包括互连装置、电耦接以与所述互连装置通信的多个存储器装置、电耦接以与所述互连装置通信且被配置为产生经由所述互连装置对所述多个存储器装置的访问请求的多个主机装置、以及多个拥塞监视器。这些拥塞监视器被配置为通过实时监视关于多个存储器装置中的至少一个和互连装置的信号传送的拥塞程度来生成拥塞信息。计算系统还被配置为基于所述拥塞信息,控制所述多个主机装置到所述多个存储器装置的存储器区域分配以及所述互连装置内部的信号传送路径中的至少一者。

    存储器扩展器和包括存储器扩展器的计算系统

    公开(公告)号:CN118503160A

    公开(公告)日:2024-08-16

    申请号:CN202311368293.4

    申请日:2023-10-20

    Abstract: 公开了存储器扩展器和包括存储器扩展器的计算系统。所述存储器扩展器包括存储器子模块、电源管理集成电路、控制器和电源控制器。存储器子模块存储数据,并且每个存储器子模块包括一个或多个存储器。电源管理集成电路独立地将电力分别供应给存储器子模块。控制器通过接口(例如,计算快速链路(CXL))与外部装置通信,控制存储器子模块的操作,并检查存储器子模块是否异常。电源控制器控制电源管理集成电路的操作。响应于第一存储器子模块变得异常,电源控制器控制第一电源管理集成电路阻断供应给第一存储器子模块的第一电力。

Patent Agency Ranking