-
公开(公告)号:CN101017302A
公开(公告)日:2007-08-15
申请号:CN200710086055.9
申请日:2007-02-06
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/1339 , G02F1/1333 , G02F1/1343
CPC classification number: G02F1/133512 , G02F1/136209 , G02F1/136213 , G02F1/1393 , G02F2201/123
Abstract: 液晶显示(LCD)装置及其制造方法,包括在一个方向上设置的栅极线,在与栅极线垂直的方向上设置的数据线;在由栅极线和数据线限定的像素区域中设置的像素电极,其具有临近栅极线和像素线的交叉部分的斜边;以及在与像素电极的斜边的平行方向上设置的防止漏光的阻光图案。
-
公开(公告)号:CN101017302B
公开(公告)日:2010-12-15
申请号:CN200710086055.9
申请日:2007-02-06
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/1339 , G02F1/1333 , G02F1/1343
CPC classification number: G02F1/133512 , G02F1/136209 , G02F1/136213 , G02F1/1393 , G02F2201/123
Abstract: 液晶显示(LCD)装置及其制造方法,包括在一个方向上设置的栅极线,在与栅极线垂直的方向上设置的数据线;在由栅极线和数据线限定的像素区域中设置的像素电极,其具有临近栅极线和像素线的交叉部分的斜边;以及在与像素电极的斜边的平行方向上设置的防止漏光的阻光图案。
-
公开(公告)号:CN101295481A
公开(公告)日:2008-10-29
申请号:CN200710192711.3
申请日:2007-11-16
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G02F1/13454 , G09G2310/0286 , G09G2340/145 , G11C19/184
Abstract: 本发明公开了一种栅极驱动电路和一种具有该栅极驱动电路的液晶显示器。该栅极驱动电路具有第一级,第一级包括:上拉驱动单元,从第二级接收第一进位信号并且分别在预先时间段期间、栅极活跃时间段期间、第一栅极不活跃时间段期间和第二栅极不活跃时间段期间向第一节点输出具有第一电压、第二电压、第三电压和第四电压的控制信号;上拉单元,接收控制信号并且在栅极活跃时间段期间向第二节点输出栅极导通信号;进位输出单元,接收控制信号并且在栅极活跃时间段期间向第三级输出第二进位信号;下拉单元,接收来自第二级的栅极导通信号并且在第二栅极不活跃时间段期间向第一节点输出具有第四电压电平的控制信号。
-
公开(公告)号:CN101295481B
公开(公告)日:2013-01-02
申请号:CN200710192711.3
申请日:2007-11-16
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G02F1/13454 , G09G2310/0286 , G09G2340/145 , G11C19/184
Abstract: 本发明公开了一种栅极驱动电路和一种具有该栅极驱动电路的液晶显示器。该栅极驱动电路具有第一级,第一级包括:上拉驱动单元,从第二级接收第一进位信号并且分别在预先时间段期间、栅极活跃时间段期间、第一栅极不活跃时间段期间和第二栅极不活跃时间段期间向第一节点输出具有第一电压、第二电压、第三电压和第四电压的控制信号;上拉单元,接收控制信号并且在栅极活跃时间段期间向第二节点输出栅极导通信号;进位输出单元,接收控制信号并且在栅极活跃时间段期间向第三级输出第二进位信号;下拉单元,接收来自第二级的栅极导通信号并且在第二栅极不活跃时间段期间向第一节点输出具有第四电压电平的控制信号。
-
公开(公告)号:CN102110406A
公开(公告)日:2011-06-29
申请号:CN201010609003.7
申请日:2010-12-28
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G09G2300/0417 , G09G2310/0286 , G11C19/28
Abstract: 本发明公开了一种栅极驱动电路,该栅极驱动电路包括N个级(其中,N是大于或等于2的自然数)。N个级是级联的,N个级中的每一级具有连接到该级的栅极线。第一级组包括N个级中的k个级(其中,k是小于N的自然数),并且第一级组响应于起始信号输出第一输出信号。第二级组(包括N-k个级)响应于第一输出信号产生第二输出信号,并向相应的栅极线输出第二输出信号。第一级组包括第一缓冲器和第二缓冲器,第一缓冲器和第二缓冲器中的每个缓冲器接收起始信号。第一缓冲器的尺寸小于第二缓冲器的尺寸。
-
公开(公告)号:CN1904725A
公开(公告)日:2007-01-31
申请号:CN200610106176.0
申请日:2006-07-20
Applicant: 三星电子株式会社
CPC classification number: H01L27/1288 , G02F2001/13625 , G03F1/00 , G03F7/0007 , G03F7/70791 , H01L27/1214
Abstract: 本发明公开了一种用于形成显示器基板的掩模,使用该掩模制造显示器基板的方法和显示器基板,其能够通过避免色斑和色移提高色泽复现性。所述掩模包括第一子掩模、第二子掩模、第一交叠部分和第二交叠部分。第一子掩模包括彩色标线,从而在显示器基板的第一有源区内形成彩色像素。第二子掩模包括彩色标线,从而在显示器基板的第二有源区内形成彩色像素。第一交叠部分位于与第二子掩模交叠的第一子掩模的部分上。以不同于第一子掩模的其余部分的密度排列第一交叠部分内的彩色标线。第二交叠部分位于与第一子掩模交叠的第二子掩模的部分上。以基本等于第一交叠部分的密度排列第二交叠部分内的彩色标线。因此,改善了图像显示质量。
-
公开(公告)号:CN101231563B
公开(公告)日:2012-03-14
申请号:CN200810000883.0
申请日:2008-01-25
Applicant: 三星电子株式会社
CPC classification number: G06F3/044 , G06F3/0412
Abstract: 本发明公开了一种显示装置。该显示装置能够稳定地感测与触摸面板的接触。该装置包括:第一绝缘基板;第一感测线,以预定方向设置在第一绝缘基板上;第一像素,设置在第一感测线的左侧;第二像素,设置在第一感测线的右侧;第一数据线,设置在第一像素的左侧;以及第二数据线,设置在第二像素的右侧。第一像素与第一数据线连接且第二像素与第二数据线连接。
-
公开(公告)号:CN1825596A
公开(公告)日:2006-08-30
申请号:CN200610001079.5
申请日:2006-01-16
Applicant: 三星电子株式会社
CPC classification number: H01L27/1288 , H01L27/1214
Abstract: 提供了一种薄膜晶体管阵列面板的制造方法,该方法包括在基板上形成具有栅电极、源电极、和漏电极的薄膜晶体管;在源电极和漏电极上形成钝化层;在钝化层上形成光刻胶膜;使用光刻胶膜作为掩模选择性地蚀刻钝化层;形成导电膜;以及使用CMP(化学机械抛光)工艺去除光刻胶膜和设置在光刻胶膜上的导电膜,以形成连接到漏电极的像素电极。
-
公开(公告)号:CN102645773A
公开(公告)日:2012-08-22
申请号:CN201210116918.3
申请日:2007-11-16
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G02F1/13454 , G09G2310/0286 , G09G2340/145 , G11C19/184
Abstract: 本发明公开了一种栅极驱动电路和一种具有该栅极驱动电路的液晶显示器。该栅极驱动电路具有第一级,第一级包括:上拉驱动单元,从第二级接收第一进位信号并且分别在预先时间段期间、栅极活跃时间段期间、第一栅极不活跃时间段期间和第二栅极不活跃时间段期间向第一节点输出具有第一电压、第二电压、第三电压和第四电压的控制信号;上拉单元,接收控制信号并且在栅极活跃时间段期间向第二节点输出栅极导通信号;进位输出单元,接收控制信号并且在栅极活跃时间段期间向第三级输出第二进位信号;下拉单元,接收来自第二级的栅极导通信号并且在第二栅极不活跃时间段期间向第一节点输出具有第四电压电平的控制信号。
-
公开(公告)号:CN101320740A
公开(公告)日:2008-12-10
申请号:CN200810107943.9
申请日:2008-05-21
Applicant: 三星电子株式会社
IPC: H01L27/12 , H01L23/522 , H01L21/84 , H01L21/768 , G02F1/1362 , G02F1/136
CPC classification number: G02F1/136209 , G02F2001/136236
Abstract: 本发明公开显示基板,显示基板制造方法和具有显示基板的显示设备。显示基板包括栅极线、数据线、薄膜晶体管、像素电极和挡光层。数据线与栅极线绝缘并且与栅极线交叉。薄膜晶体管连接到栅极线和数据线。薄膜晶体管形成在像素中。像素电极形成在像素中并连接到薄膜晶体管。挡光层由与数据线相同的层形成,其中挡光层与数据线的侧边相邻。
-
-
-
-
-
-
-
-
-