包括保持复位双稳态触发器的半导体装置

    公开(公告)号:CN107276563B

    公开(公告)日:2022-08-02

    申请号:CN201710228979.1

    申请日:2017-04-10

    Abstract: 一种半导体装置可包括:主锁存器,使用本地电源供应电压及时钟信号来存储输入数据信号,并将所述输入数据信号输出至第一输出信号;从锁存器,使用全局电源供应电压、时钟信号及保持信号来存储第一输出信号,并输出第二输出信号;第一逻辑门,接收保持信号、时钟信号及复位信号中的一个信号及另一信号的输入,并输出通过执行第一逻辑运算而产生的第一控制信号;以及第二逻辑门,接收保持信号、时钟信号及复位信号中的其余信号及第一控制信号的输入,并对主锁存器及从锁存器中的至少一个执行第二逻辑运算。本发明的半导体装置可减小产品的大小且可降低功耗。

    包括电源门控单元的集成电路
    2.
    发明公开

    公开(公告)号:CN111817699A

    公开(公告)日:2020-10-23

    申请号:CN202010283086.9

    申请日:2020-04-10

    Abstract: 提供了一种集成电路。所述集成电路包括:电源门控电路,被配置为从第一电源线接收电源电压并且向第一虚拟电源线输出第一驱动电压;以及逻辑电路,电连接至第一虚拟电源线并被配置为从电源门控电路接收电力。所述电源门控电路包括并联连接在第一电源线和第一虚拟电源线之间的第一p型晶体管和第一n型晶体管。

    包括保持复位双稳态触发器的半导体装置

    公开(公告)号:CN107276563A

    公开(公告)日:2017-10-20

    申请号:CN201710228979.1

    申请日:2017-04-10

    CPC classification number: H03K3/012 H03K19/0002 H03K19/0016

    Abstract: 一种半导体装置可包括:主锁存器,使用本地电源供应电压及时钟信号来存储输入数据信号,并将所述输入数据信号输出至第一输出信号;从锁存器,使用全局电源供应电压、时钟信号及保持信号来存储第一输出信号,并输出第二输出信号;第一逻辑门,接收保持信号、时钟信号及复位信号中的一个信号及另一信号的输入,并输出通过执行第一逻辑运算而产生的第一控制信号;以及第二逻辑门,接收保持信号、时钟信号及复位信号中的其余信号及第一控制信号的输入,并对主锁存器及从锁存器中的至少一个执行第二逻辑运算。本发明的半导体装置可减小产品的大小且可降低功耗。

Patent Agency Ranking