-
公开(公告)号:CN115774362A
公开(公告)日:2023-03-10
申请号:CN202211490951.2
申请日:2022-11-25
Applicant: 北京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: G02F1/1676 , G02F1/1673 , G02F1/1685
Abstract: 本公开提供一种显示面板、显示装置及显示面板的驱动方法,属于显示技术领域,其可解决现有的显示面板的应用范围较为有限的问题。本公开的显示面板包括:驱动基板及电子纸膜;所述驱动基板包括:基底、第一公共电极、第二公共电极和像素电极;所述第一公共电极和所述第二公共电极位于所述基底上;所述像素电极位于所述第一公共电极和所述第二公共电极所在的膜层背离所述基底的一侧;所述像素电极包括:导电线圈;所述电子纸膜包括:磁性带电微粒;所述导电线圈的末端与所述第一公共电极之间的垂直距离小于所述导电线圈除末端之外的部分与所述第二公共电极之间的垂直距离。
-
公开(公告)号:CN116953993A
公开(公告)日:2023-10-27
申请号:CN202310943058.9
申请日:2023-07-28
Applicant: 北京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: G02F1/16755 , G02F1/1685 , G02F1/1675
Abstract: 本公开提供一种显示基板和电泳显示装置,属于显示技术领域,一种显示基板,其包括衬底基板,设置在衬底基板上呈阵列排布的M行N列像素单元,M和N均为正整数,且M不等于N;其中,位于同一行的像素单元电连接同一条第一信号线,位于同一列的像素单元电连接同一条第二信号线;对于任一列像素单元在行方向的两相对侧分别设置有至少一条第三信号线;其中,对于任一第一信号线电连接至少一条第三信号线,且电连接同一条第一信号线的多条第三信号线电连接;对于任意两条第一信号线,第一信号线的一端和与之电连接的第三信号线所形成的总电阻和总电容的乘积之比的范围在0.5~1.5之间。
-
公开(公告)号:CN114975428A
公开(公告)日:2022-08-30
申请号:CN202210592802.0
申请日:2022-05-27
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: H01L27/02 , H01L27/12 , H01L23/544
Abstract: 本发明提供了显示面板和显示装置。该显示面板包括:位于非显示区的多个第一检测TFT和至少一个第二检测TFT,第一检测TFT与显示区中的像素电连接,第二检测TFT不与显示区中的像素电连接,第二检测TFT的沟道宽度小于第一检测TFT的沟道宽度;检测焊盘,检测焊盘包括第一检测焊盘块和第二检测焊盘块,第一检测焊盘块与第一检测TFT的漏极和第二检测TFT的漏极电连接,第二检测焊盘块与第一检测TFT的栅极和第二检测TFT的栅极电连接。静电更容易将第二检测TFT的沟道击穿,如此便可以用第二检测TFT来保护第一检测TFT,进而不会影响显示面板的显示质量。
-
公开(公告)号:CN114093893A
公开(公告)日:2022-02-25
申请号:CN202111371329.5
申请日:2021-11-18
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: H01L27/12 , H01L29/423 , H01L21/77 , G02F1/1685
Abstract: 本申请提供了一种阵列基板及其制作方法、显示装置,阵列基板包括衬底以及依次设置在衬底一侧的开关器件层、导电层和像素电极层,开关器件层包括第一薄膜晶体管,第一薄膜晶体管包括第一栅极层、第一有源层和第一源漏极层;导电层在衬底上的正投影与第一有源层在衬底上的正投影至少部分交叠,导电层与像素电极层绝缘设置,导电层与第一栅极层电连接。通过使导电层与第一栅极层电连接,当第一薄膜晶体管上加载栅极开启电压时,导电层上也具有电压,导电层可以作为第一薄膜晶体管的顶栅,吸引电子在背沟道区聚集,即增加第一薄膜晶体管的沟道宽度,增大第一薄膜晶体管的开态电流,因此可以提高第一薄膜晶体管的充电率和显示装置的刷新率。
-
公开(公告)号:CN119948401A
公开(公告)日:2025-05-06
申请号:CN202380009790.7
申请日:2023-07-25
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: G02F1/1685 , G02F1/1675 , G02F1/16757 , G02F1/1681 , G02F1/1676 , G09G3/34
Abstract: 一种电子纸、显示装置和显示控制方法,属于显示技术领域,其中电子纸包括衬底基板(1),设置在衬底基板(1)上,且呈阵列排布的多个像素单元(2);每个像素单元(2)包括像素驱动电路(21)和显示单元(22);显示单元(22)包括层叠设置的第一电极(221)、电子墨水层(222)和第二电极(223);电子墨水层(222)包括多个微胶囊或多个微杯;其中,位于同一列的像素单元(2)中的各像素驱动电路(21)连接同一条数据线,且不同列的像素单元(2)中的各像素驱动电路(21)连接不同的数据线;多个像素单元(2)划分为呈阵列排布的多个像素单元组(3);位于同一像素单元组(3)中各像素驱动电路(21)连接不同的栅线;电子纸包括位于衬底基板上的多个第一连接焊盘;至少两列、且连接不同栅线的像素驱动电路(21)所连接的数据线连接同一第一连接焊盘。
-
公开(公告)号:CN117296007B
公开(公告)日:2025-04-25
申请号:CN202280000262.0
申请日:2022-02-24
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: G02F1/1368 , G02F1/1343
Abstract: 一种显示基板,包括衬底基板(101),衬底基板(101)包括显示区(AA),显示区(AA)包括多个像素区(P);层叠设置的至少四个导电层(102、103、104和105),位于衬底基板(101)之上,任意相邻两个导电层之间相互绝缘设置,每个导电层(102、103、104和105)包括位于各像素区(P)的导电图案,任意相邻两个导电层在同一像素区(P)的导电图案构成一个存储电容(如Cst1、Cst2、Cst3),在垂直于衬底基板(101)的方向上,至少四层导电层(102、103、104和105)在衬底基板(101)的投影交叠。还提供显示基板的制作方法及显示装置。
-
公开(公告)号:CN119486260A
公开(公告)日:2025-02-18
申请号:CN202310967318.6
申请日:2023-08-02
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: H10D86/60 , H10D86/01 , G02F1/1685
Abstract: 本公开实施例提供了一种显示基板及其制作方法和显示面板。显示基板包括衬底基板以及位于衬底基板的表面的多根栅线、多根数据线、多根栅极引线和多根数据引线,衬底基板具有显示区和周边区。显示区中多根栅线和数据线相交限定出多个像素区域。位于周边区且不同层的多根栅极引线和数据引线在第一方向上交替布置,栅极引线和数据线分别与栅线和数据引线对应电连接。栅极引线和数据引线中存在第一引线,第一引线包括在第二方向上交替布置的M个第一引线段和M‑1个第二引线段,以及多个连接段,第一引线段均位于相邻的两根第二引线之间,第二引线段与第一引线段之间在第一方向上间隔至少两根第二引线。本公开可以改善显示面板刷新时出现的显示不良。
-
公开(公告)号:CN118431236A
公开(公告)日:2024-08-02
申请号:CN202410516939.7
申请日:2024-04-26
Applicant: 北京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: H01L27/12 , H01L29/423 , H01L29/417 , H01L29/786
Abstract: 本申请提供一种显示面板和显示装置,显示面板包括:衬底基板;栅极层,包括栅极;半导体层,包括半导体图案,半导体图案包括第一子图案和第二子图案;源漏极层,包括第一电极,第一电极分别与第一子图案和第二子图案连接;在第一子图案和第二子图案之间,沿第一电极的宽度方向,栅极和半导体图案的重叠部分的至少部分区域的尺寸小于第一电极的尺寸。本申请提供的显示面板和显示装置,通过在与连接区域对应的栅极和/或半导体图案上设置镂空结构,可以有效减小第一薄膜晶体管和第二薄膜晶体管之间的栅极和半导体图案的重叠面积,从而有助于降低显示面板中的漏电流。
-
公开(公告)号:CN116841099A
公开(公告)日:2023-10-03
申请号:CN202310891307.4
申请日:2023-07-19
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: G02F1/16755 , G02F1/1676 , G02F1/1685 , G02F1/16756 , G02F1/167 , G09G3/34 , G09F9/37
Abstract: 本申请实施例提供一种电子纸设备阵列基板、电子纸显示模组和电子纸显示装置,电子纸设备阵列基板包括:基底,具有显示区和位于显示区外的非显示区;多条栅线,设置于基底的一侧且位于显示区;多条数据线,设置于多条栅线的背离基底的一侧且位于显示区,每两条彼此相邻的栅线和每两条彼此相邻的数据线之间限定出像素区域,像素区域内设置有第一公共电极和像素电极;第一公共信号线,与第一公共电极同层设置且电连接,第一公共信号线至少部分位于显示区;至少一条第二公共信号线,设置于基底的一侧且位于非显示区,第一公共信号线和各第二公共信号线相互电隔断。本申请实施例的技术方案可以避免显示画面出现沿栅线方向的串扰,有效提升显示效果。
-
公开(公告)号:CN116400545A
公开(公告)日:2023-07-07
申请号:CN202310409670.8
申请日:2023-04-17
Applicant: 北京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: G02F1/1676 , G02F1/1685 , G02F1/167
Abstract: 本公开实施例提供一种电子纸基板及其制备方法、电子纸显示装置。其中,电子纸基板包括:衬底基板;彼此绝缘的第一导电层和第二导电层,所述第二导电层位于所述第一导电层远离所述衬底基板的一侧;所述第一导电层和所述第二导电层中的一者包括有多条栅线,另一者包括有多条数据线,多条所述栅线和多条所述数据线交叉限定出多个所述像素单元,所述像素单元包括像素电极,所述像素电极位于所述第二导电层。
-
-
-
-
-
-
-
-
-