-
公开(公告)号:CN115774362A
公开(公告)日:2023-03-10
申请号:CN202211490951.2
申请日:2022-11-25
Applicant: 北京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: G02F1/1676 , G02F1/1673 , G02F1/1685
Abstract: 本公开提供一种显示面板、显示装置及显示面板的驱动方法,属于显示技术领域,其可解决现有的显示面板的应用范围较为有限的问题。本公开的显示面板包括:驱动基板及电子纸膜;所述驱动基板包括:基底、第一公共电极、第二公共电极和像素电极;所述第一公共电极和所述第二公共电极位于所述基底上;所述像素电极位于所述第一公共电极和所述第二公共电极所在的膜层背离所述基底的一侧;所述像素电极包括:导电线圈;所述电子纸膜包括:磁性带电微粒;所述导电线圈的末端与所述第一公共电极之间的垂直距离小于所述导电线圈除末端之外的部分与所述第二公共电极之间的垂直距离。
-
公开(公告)号:CN114077115A
公开(公告)日:2022-02-22
申请号:CN202111401394.8
申请日:2021-11-19
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: G02F1/167 , G02F1/1675 , G02F1/1685
Abstract: 本公开实施例提供了一种电子纸显示面板、驱动方法、驱动装置及电子纸设备,电子纸显示面板包括:纸膜和纸膜的驱动基板;纸膜包括多个像素纸膜单元,像素纸膜单元包括:三种类型的纸膜微粒,三种类型的纸膜微粒的荷质比均不相同,同一类型的每个纸膜微粒均具有面积均等的两种颜色,不同类型的纸膜微粒的颜色互不重复,每个纸膜微粒均具有两种磁性,同一类型的纸膜微粒的两种颜色各自对应一种磁性;驱动基板包括多个与像素纸膜单元一一对应的驱动单元,驱动单元包括:像素电极层、磁感应结构;磁感应结构,与像素纸膜单元对应设置;像素电极层,用于在接收到不同电压信号的情况下控制不同类型的纸膜微粒调整上下位置。
-
公开(公告)号:CN119395920A
公开(公告)日:2025-02-07
申请号:CN202411864313.1
申请日:2024-12-17
Applicant: 北京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: G02F1/1685 , G02F1/167 , G09G3/34 , G02F1/1362 , G02F1/1368
Abstract: 本公开实施例提供的电子纸阵列基板及显示装置,包括:衬底基板,包括显示区和非显示区;多个像素,位于衬底基板的所述显示区;像素包括像素晶体管和与像素晶体管连接的像素电极;栅极驱动电路,位于衬底基板的非显示区;栅极驱动电路包括栅极电路晶体管,栅极电路晶体管的有源层的材料为非晶硅,像素晶体管的有源层的材料与栅极电路晶体管的有源层的材料不同,可以降低高压驱动过程中栅极电路晶体管的烧毁风险,从而可以使栅极驱动电路稳定输出栅极驱动电压至像素,实现对显示区的稳定驱动,避免出现显示异常。
-
公开(公告)号:CN116953993A
公开(公告)日:2023-10-27
申请号:CN202310943058.9
申请日:2023-07-28
Applicant: 北京京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC: G02F1/16755 , G02F1/1685 , G02F1/1675
Abstract: 本公开提供一种显示基板和电泳显示装置,属于显示技术领域,一种显示基板,其包括衬底基板,设置在衬底基板上呈阵列排布的M行N列像素单元,M和N均为正整数,且M不等于N;其中,位于同一行的像素单元电连接同一条第一信号线,位于同一列的像素单元电连接同一条第二信号线;对于任一列像素单元在行方向的两相对侧分别设置有至少一条第三信号线;其中,对于任一第一信号线电连接至少一条第三信号线,且电连接同一条第一信号线的多条第三信号线电连接;对于任意两条第一信号线,第一信号线的一端和与之电连接的第三信号线所形成的总电阻和总电容的乘积之比的范围在0.5~1.5之间。
-
公开(公告)号:CN114975428A
公开(公告)日:2022-08-30
申请号:CN202210592802.0
申请日:2022-05-27
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: H01L27/02 , H01L27/12 , H01L23/544
Abstract: 本发明提供了显示面板和显示装置。该显示面板包括:位于非显示区的多个第一检测TFT和至少一个第二检测TFT,第一检测TFT与显示区中的像素电连接,第二检测TFT不与显示区中的像素电连接,第二检测TFT的沟道宽度小于第一检测TFT的沟道宽度;检测焊盘,检测焊盘包括第一检测焊盘块和第二检测焊盘块,第一检测焊盘块与第一检测TFT的漏极和第二检测TFT的漏极电连接,第二检测焊盘块与第一检测TFT的栅极和第二检测TFT的栅极电连接。静电更容易将第二检测TFT的沟道击穿,如此便可以用第二检测TFT来保护第一检测TFT,进而不会影响显示面板的显示质量。
-
公开(公告)号:CN114093893A
公开(公告)日:2022-02-25
申请号:CN202111371329.5
申请日:2021-11-18
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: H01L27/12 , H01L29/423 , H01L21/77 , G02F1/1685
Abstract: 本申请提供了一种阵列基板及其制作方法、显示装置,阵列基板包括衬底以及依次设置在衬底一侧的开关器件层、导电层和像素电极层,开关器件层包括第一薄膜晶体管,第一薄膜晶体管包括第一栅极层、第一有源层和第一源漏极层;导电层在衬底上的正投影与第一有源层在衬底上的正投影至少部分交叠,导电层与像素电极层绝缘设置,导电层与第一栅极层电连接。通过使导电层与第一栅极层电连接,当第一薄膜晶体管上加载栅极开启电压时,导电层上也具有电压,导电层可以作为第一薄膜晶体管的顶栅,吸引电子在背沟道区聚集,即增加第一薄膜晶体管的沟道宽度,增大第一薄膜晶体管的开态电流,因此可以提高第一薄膜晶体管的充电率和显示装置的刷新率。
-
公开(公告)号:CN119535850A
公开(公告)日:2025-02-28
申请号:CN202311117444.9
申请日:2023-08-31
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: G02F1/137 , G02F1/1343 , G02F1/1362
Abstract: 本申请提供一种阵列基板以及显示面板,涉及显示技术领域,所述阵列基板包括:衬底基板,以及设置在所述衬底基板一侧的多个像素单元,所述像素单元沿第一方向以及第二方向阵列排布,每个所述像素单元包括:多个子像素,每个子像素包括像素电极,至少两个子像素的像素电极在所述衬底基板上的正投影面积互不相同;其中,所述像素电极包括多个子电极区,所述多个子电极区相互连接,所述多个子电极区沿所述第二方向并列设置,相邻两个子电极区在所述衬底基板上的正投影沿所述第一方向的宽度不同。
-
公开(公告)号:CN119045254A
公开(公告)日:2024-11-29
申请号:CN202411368525.0
申请日:2024-09-27
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: G02F1/1676 , G02F1/167 , G02F1/16762 , G02F1/1685
Abstract: 本申请提供一种电子纸阵列基板、显示面板以及显示装置,涉及显示技术领域,所述电子纸阵列基板包括:衬底,以及设置在所述衬底一侧阵列排布的多个像素单元,所述像素单元包括:薄膜晶体管,所述薄膜晶体管设置在所述衬底的一侧;依次层叠设置在所述薄膜晶体管远离所述衬底一侧的第一电极层、第二电极层以及第三电极层,其中,所述第三电极层相对于所述第一电极层远离所述衬底设置;有机层,所述有机层设置在所述第三电极层与所述第二电极层之间。
-
公开(公告)号:CN117711307A
公开(公告)日:2024-03-15
申请号:CN202410011759.3
申请日:2024-01-03
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
Abstract: 本申请公开一种移位寄存器、显示面板、显示装置及驱动方法,涉及显示技术领域,其中移位寄存器包括:启动单元用于在第一启动信号的控制下,将第一驱动电压信号写入第一节点,以及在第二启动信号的控制下,将第二驱动电压信号写入第一节点;输出单元用于根据第一节点的电位,将时钟信号输出至像素电路;隔离单元用于根据第一节点的电位,将第一输入电压信号或第二输入电压信号写入第二节点;第一复位单元用于根据第二节点的电位,将第二输入电压信号写入第一节点,第一复位单元包括第一晶体管,第一晶体管的栅极与第二节点电连接;电势补偿单元用于在第一时间间隔内,将补偿信号写入第一节点以补偿第一节点的电势,电势补偿单元包括储能元件。
-
公开(公告)号:CN116745838A
公开(公告)日:2023-09-12
申请号:CN202180003517.4
申请日:2021-11-23
Applicant: 京东方科技集团股份有限公司 , 北京京东方显示技术有限公司
IPC: G09G3/34
Abstract: 电子纸显示装置及其驱动方法。电子纸显示装置包括:第一衬底基板(1),以及位于第一衬底基板(1)一侧阵列排布的多个子像素(2);多个子像素(2)中的每一子像素(2)包括:第一电极(3),位于第一衬底基板(1)一侧;第二电极(4),位于第一电极(3)背离第一衬底基板(1)一侧,包括多个贯穿其厚度的凹槽(5);凹槽(5)在第一衬底基板(1)的正投影落入第一电极(3)在第一衬底基板(1)的正投影内;微结构(6),位于第二电极(4)背离第一衬底基板(1)一侧,包括:纸膜微腔(7),以及位于纸膜微腔(7)内的多个带电粒子(8);多个带电粒子(8)包括:多个第一颜色带电粒子(9)和多个第二颜色带电粒子(10);第一颜色带电粒子(9)的电性与第二颜色带电粒子(10)的电性相反;第三电极(11),位于微结构(6)背离第二电极(4)一侧。
-
-
-
-
-
-
-
-
-