-
公开(公告)号:CN118973378A
公开(公告)日:2024-11-15
申请号:CN202411036254.9
申请日:2024-07-31
Applicant: 上海华虹宏力半导体制造有限公司 , 华虹半导体(无锡)有限公司
IPC: H10N97/00 , H01L23/48 , H01L21/768
Abstract: 本发明提供一种深沟槽电容结构,一基板的一掺杂区,具有二维的沟槽阵列定义于其中,该二维的沟槽阵列具有定义于其中的多个由第一至四区段组成的田字形结构,第一至四区段中均设置有多个凹槽;设置于凹槽中至少一层的导电层结构;覆盖导电层结构的层间介质层;多个第一接触窗,连接至所需导电层结构的一露出的顶表面,第一接触窗设置在第一、三区段和第二、四区段之间;多个第二接触窗,连接至所需导电层结构的一露出的顶表面,第二接触窗设置在第一、二区段和第三、四区段之间;多个第三接触窗,连接至所需导电层结构的一露出的顶表面。本发明提升了沟槽区段图形排布密度,进而提升了深沟槽电容器件电容密度;避免了晶圆出现翘曲问题。
-
公开(公告)号:CN118763076A
公开(公告)日:2024-10-11
申请号:CN202410867445.3
申请日:2024-06-28
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
IPC: H01L23/64 , H01L23/522 , H10N97/00
Abstract: 公开了一种DTC器件的制备方法,包括:提供一衬底,该衬底中形成有沟槽,该沟槽的深度和宽度的比值大于4;在衬底和沟槽的表面依次形成至少一层MIM电容多层膜结构,该MIM电容多层膜结构从下而上依次包括下电极层、介质层和上电极层;其中,在形成下电极层和上电极层的过程中,依次通过ALD工艺和PVD工艺沉积金属层形成下电极层或上电极层。本申请通过在DTC器件的制备过程中,依次通过ALD工艺和PVD工艺沉积金属层形成MIM电容的下电极层或上电极层,从而解决了仅通过PVD工艺沉积金属层所造成的沟槽的侧壁和底部覆盖薄膜的厚度较薄的问题,同时也解决了仅通过ALD工艺沉积金属层所造成的生产成本高且电阻率高的问题,在保持产品的生产成本的同时提高了产品良率。
-
公开(公告)号:CN118692983A
公开(公告)日:2024-09-24
申请号:CN202410677849.6
申请日:2024-05-28
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
IPC: H01L21/768
Abstract: 本发明提供一种硅通孔的集成方法,提供衬底,在衬底上形成有集成电路器件,形成覆盖集成电路器件单的层间介质层,利用光刻、刻蚀的方法在层间介质层上形成与集成电路器件相连通的接触孔,利用淀积、研磨的方法形成填充接触孔的牺牲层;利用光刻、刻蚀的方法在层间介质层及其下方的衬底上形成硅通孔,形成填充硅通孔的电介质层和第一金属层;去除牺牲层,形成填充接触孔且与第一金属层形成电接触的第二金属层。本发明在器件的接触孔制作完成的同时与硅通孔连接,最终将硅通孔与器件集成在一起,节省了接触孔的制作成本,从而降低了硅通孔与器件集成制造成本。
-
公开(公告)号:CN118098957A
公开(公告)日:2024-05-28
申请号:CN202410182062.2
申请日:2024-02-18
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
IPC: H01L21/331 , H01L29/165
Abstract: 本发明提供一种HBT器件的制造方法,提供衬底,衬底作为集电极,衬底上形成有STI以定义出有源区,在衬底上依次形成第一至四电介质层;在第二至四电介质层上形成位于有源区上方的沟槽;在沟槽、第四电介质层上形成第五电介质层,刻蚀第五电介质层使其保留在沟槽的侧壁;去除沟槽下方部分的第一电介质层,使得沟槽形成为倒T形的结构,之后利用外延工艺在沟槽底部形成外延层,使得外延层自下而上生长,外延层作为基区;形成覆盖沟槽的第一多晶硅层,之后在第一多晶硅层上形成光刻胶层。本发明利用牺牲氮化硅层自对准(SLSA)工艺,一方面大大降低了SiGe外延工艺的难度,另一方面可有效降低外基区的连接电阻,从而达到进一步提升器件性能的目的。
-
公开(公告)号:CN117423614A
公开(公告)日:2024-01-19
申请号:CN202311411753.7
申请日:2023-10-27
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
IPC: H01L21/285 , H01L21/331 , H01L29/737
Abstract: 本申请涉及异质结双极晶体管自对准硅化物的形成方法。该方法包括:制作异质结双极晶体管,在发射区结构侧壁位置处的第二介质层上形成第二侧墙;在第二介质层上形成外基区光刻胶层,通过外基区光刻胶层定义外基区图案;基于带有外基区图案的外基区光刻胶层,刻蚀第二介质层和基极引出层,剩余基极引出层形成外基区结构;沉积金属硅化阻挡层,金属硅化阻挡层的材质为氮化硅;选择性刻蚀金属硅化物阻挡层,使得异质结双极晶体管外露;刻蚀去除异质结双极晶体使得集电极引出区、外基区结构和发射区结构的上表面外露;采用自对准工艺使得异质结双极晶体管中外露的集电极引出区、外基区结构和发射区结构的上表面上形成金属硅化物。
-
公开(公告)号:CN115394838A
公开(公告)日:2022-11-25
申请号:CN202211134855.4
申请日:2022-09-19
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
IPC: H01L29/06 , H01L29/165 , H01L29/737 , H01L21/331
Abstract: 本发明提供一种锗硅异质结晶体管的制造方法,提供衬底,衬底上形成有STI以定义出有源区,在衬底上形成第一电介质层,在第一电介质层上形成第一多晶硅层,在第一多晶硅层上形成第二电介质层,之后通过光刻、刻蚀去除部分第二电介质层和第一多晶硅层,以形成位于有源区上的第一叠层;在第一电介质层、叠层上形成第三电介质层,打开STI与叠层间的第三电介质层,使得其下方的第一电介质层裸露,之后刻蚀去除裸露的第一电介质层,用以形成第一凹槽;在第一凹槽的底部形成第一外延层,在第一外延层、第三电介质层上形成第四电介质层。本发明的方法只通过自下而上方向的外延即可将SiGe层与栅极层连接起来。
-
公开(公告)号:CN117133652A
公开(公告)日:2023-11-28
申请号:CN202311120389.9
申请日:2023-08-31
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
IPC: H01L21/331 , H01L29/737 , H01L29/165
Abstract: 本申请提供一种锗硅异质结晶体管及其制备方法,其中制备方法包括:提供一衬底,衬底表面和沟槽中的隔离层上形成有牺牲层;在第一开口底部的第二开口中形成锗硅层;形成第一介质层;去除锗硅层表面的牺牲层,在第一介质层和锗硅层之间的第四开口中形成第一多晶硅层;形成第二介质层;形成第二多晶硅层;形成第三介质层;在第三介质层和隔离层之间的第五开口中以及隔离层部分表面形成第三多晶硅层。本申请公开了一种基于牺牲层自对准工艺,采用分段式制备外基区导电层的制备方法,来简化基区锗硅层与外基区导电层的连接工艺,降低了制备难度。
-
公开(公告)号:CN117116761A
公开(公告)日:2023-11-24
申请号:CN202311110826.9
申请日:2023-08-31
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
IPC: H01L21/331 , H01L29/737 , H01L29/165
Abstract: 本申请提供一种锗硅异质结晶体管及其制备方法,其中制备方法包括:提供一衬底,衬底表面和沟槽中形成有隔离层,隔离层上形成有牺牲层;在牺牲层中形成锗硅层;形成第一介质层;形成第二介质层;形成第一多晶硅层;去除部分第一多晶硅层、部分第二介质层和部分第一介质层;形成第三介质层;去除牺牲层并形成第二多晶硅层。本申请公开了一种利用牺牲层自对准工艺(SLSA)来简化基区锗硅层与外基区第二多晶硅层的连接工艺,降低了制备难度;同时分别通过自下而上外延工艺得到晶体质量良好的锗硅层和第二多晶硅层,降低了锗硅层和第二多晶硅层的晶体缺陷,降低了外基区与基区的连接电阻,提升了器件性能。
-
公开(公告)号:CN119300371A
公开(公告)日:2025-01-10
申请号:CN202411375134.1
申请日:2024-09-29
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
Abstract: 本申请公开了一种异质结晶体管的制造方法,包括:S1:提供一衬底,衬底中形成有浅沟槽隔离以定义出有源区,衬底表面形成有第一电介质层和第二电介质层;S2:形成叠层结构;S3:形成第五电介质层;S4:去除高于外延层的第五电介质层和第四电介质层;S5:在剩余的第五电介质层上生长外基区多晶硅层,并形成第六电介质层;S6:去除第三电介质层及位于其顶部的第六电介质层,形成第二开口;S7:形成侧墙结构;S8:通过外延工艺生长第二多晶硅层,去除部分第二多晶硅层和第六电介质层,形成发射极;S9:去除部分外基区多晶硅层、第五电介质层、第二电介质层和第一电介质层,形成HBT器件图形。本申请通过上述方案,能够高效制作异质结晶体管。
-
公开(公告)号:CN118352306A
公开(公告)日:2024-07-16
申请号:CN202410474715.4
申请日:2024-04-18
Applicant: 华虹半导体(无锡)有限公司 , 上海华虹宏力半导体制造有限公司
IPC: H01L21/768
Abstract: 本申请提供一种硅通孔与半导体器件的集成方法,在半导体器件上的接触结构上先形成第一开口,然后在第一开口中形成牺牲层,接着在半导体器件侧的硅衬底上形成硅通孔,接着又回刻去除牺牲层以重新打开第一开口,最后在第一开口和硅通孔中同时形成金属层,以实现硅通孔和所述半导体器件的互连,从而实现硅通孔与半导体器件的集成,相较于传统的硅通孔与半导体器件的集成方案,本申请提供的硅通孔与半导体器件的集成方法工艺步骤更简化,制造成本更低。
-
-
-
-
-
-
-
-
-